[发明专利]一种非2的整次幂的数字正余弦频率合成器及其合成方法有效
申请号: | 201210256361.3 | 申请日: | 2012-07-24 |
公开(公告)号: | CN103580690B | 公开(公告)日: | 2017-02-08 |
发明(设计)人: | 贾学卿 | 申请(专利权)人: | 深圳格兰泰克科技有限公司 |
主分类号: | H03L7/24 | 分类号: | H03L7/24 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 整次幂 数字 余弦 频率 合成器 及其 合成 方法 | ||
1.一种非2的整次幂的数字正余弦频率合成器,其特征在于,该数字正余弦频率合成器包括:相位累加器、象限累加器、波形存储器;
所述相位累加器与所述象限累加器相连接,所述象限累加器与所述波形存储器相连接。
2.如权利要求1所述的数字正余弦频率合成器,其特征在于,该数字正余弦频率合成器在主时钟频率为Fs情况下,输出频率为K*DF的正余弦波信号,其中DF为输出频率步进值,k=1~Fs/DF,Fs为DF的整倍数。
3.一种非2的整次幂的数字正余弦频率合成的方法,其特征在于,该方法包括以下步骤:
计算波形存储器表格容量,其基本的地址长度为Fs/DF,为了降低波形存储器容量要求,需要充分利用正余弦波形的重复性,将表格长度分为“全长”、“半长”、“1/4长”、“1/8长”四种情况;
通过公式计算波形幅值,分别产生“全长”、“半长”、“1/4长”、“1/8长”四种情况下的正弦表和余弦表;
设计相位累加器,分别计算“全长”、“半长”、“1/4长”、“1/8长”四种情况下的相位模值,并以相位模值进行累加;
设计象限累加器,分别计算“全长”、“半长”、“1/4长”、“1/8长”四种情况下的象限模值,并以象限模值进行累加;
计算波形读取地址,按照公式分别计算“全长”、“半长”、“1/4长”、“1/8长”四种情况下的波形读取地址,从波形存储器表格中输出波形幅值。
4.如权利要求3所述的方法,其特征在于,所述相位累加器每次的累加数值大于或等于模值时,累加数值减去模值,同时象限累加器加1。
5.如权利要求3所述的方法,其特征在于,当相位累加器数值为PHASE,象限累加器数值为QUAD,输出正交波形信号为COS和SIN,分别表示正弦和余弦值,“全长”情况下,没有QUAD,只用PHASE做地址从波形存储器中读出;“半长”情况下,QUAD只有1位,0~1共2个数值;“1/4长”情况下,QUAD有2位,0~3共4个数值;“1/8长”情况下,QUAD有3位,0~7共8个数值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳格兰泰克科技有限公司,未经深圳格兰泰克科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210256361.3/1.html,转载请声明来源钻瓜专利网。