[发明专利]一种串行数据的随路时钟提取方法无效
申请号: | 201210260167.2 | 申请日: | 2012-07-26 |
公开(公告)号: | CN102820966A | 公开(公告)日: | 2012-12-12 |
发明(设计)人: | 宋慧 | 申请(专利权)人: | 武汉滨湖电子有限责任公司 |
主分类号: | H04L7/027 | 分类号: | H04L7/027;H04L27/26 |
代理公司: | 武汉帅丞知识产权代理有限公司 42220 | 代理人: | 朱必武 |
地址: | 430077 *** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 串行 数据 时钟 提取 方法 | ||
技术领域
本发明涉及数字通信领域,尤其涉及到一种串行数据的随路时钟提取方法。
背景技术
一般地,通信系统中都有一个系统同步时钟产生器集中向串行数据传输的发送端和接收端分发系统同步时钟,以系统同步时钟为基准产生串行数据的同步时钟,由于传输方式、布线长度的不一致,分发的系统同步时钟与串行传输的数据的相位关系是不定的。在接收端,要对收到的串行数据进行操作,必须有一个与串行数据同步的时钟(即随路时钟)。因此提取随路时钟,是串行传输领域里面一个很重要的课题。
下面介绍一下现有提取随路时钟的技术:
现有技术方案一,在串行数据传输的发送端与接收端加一个通道传输随路时钟。
现有技术方案二,中国发明专利《一种高速串行数据的随路时钟传输装置》(申请号为:200410026826.1)公开了一种串行数据的随路时钟传输技术。其具体操作步骤:步骤一.系统同步时钟分发装置向各高速串行数据传输的发送端和接收端分发同步时钟;步骤二.随路时钟插入装置以系统分发的同步时钟为基准,将固定m序列插入到发送端串化器的并行输入端的空闲时隙中,与用户数据流共同进入串化器形成串行数据流;步骤三.高速串行数据传输系统的发送端将串行数据流通过串行总线发送到接收端;步骤四.随路时钟提取装置的检测窗口生成器,利用系统分发的同步时钟,产生检测窗口信号;步骤五.高速串行通信系统接收端的解串器将串行数据流解串,在解串后的数据流中,利用第四步的产生的窗口信号,经过序列检测器提取随路时钟。
现有实现技术的缺点是:虽然实现了随路时钟的提取,但是方法一增加了一个传输通道,导致接口数量与PCB布线面积的倍数递增,浪费了资源。方法二虽然不需要一个专用通道发送时钟,但是产生的窗口信号至少需要涵盖接收到的m序列,但窗口信号又不能太宽,否则可能造成误检。
发明内容
针对背景技术的不足,本发明提供了一种串行数据的随路时钟提取方法,通过在串行数据传输的发送端增设同步帧信号,使接收端的帧同步搜索单元有效的工作;利用系统同步时钟作为基准时钟在接收端产生N个频率相同但是相位不同的时钟,从而完成随路时钟的有效提取。
本发明的技术方案是:一种串行数据的随路时钟提取方法,包括如下步骤:
步骤一、系统同步时钟产生器向串行数据传输的发送端和接收端分发系统同步时钟;
步骤二、串行数据传输的发送端产生带有同步帧的串行数据;
步骤三、串行数据传输的发送端将步骤二产生的串行数据通过串行接口发送到接收端;
步骤四、串行数据传输的接收端的定时单元以系统同步时钟为基准,产生N个时钟:CLK1、…、CLKN,这N个时钟频率都与串行数据的同步时钟频率一致,相邻时钟的相位比前一个时钟相位延后或超前360°除以N;
步骤五、串行数据传输的接收端的帧同步搜索单元分别在CLK1、…、CLKN的上升沿或下降沿搜索串行数据的同步帧,并分别输出同步状态标志FLAG1、…、FLAGN;
步骤六、串行数据传输的接收端的时钟选择单元根据同步状态标志FLAG1、…、FLAGN来选择CLK1、…、CLKN中的1路作为恢复的随路时钟;
步骤七、串行数据传输的接收端的解帧器对串行数据进行解帧、恢复出原始串行数据;
上述步骤中N大于2。
其有益效果是:不需要占用一个专用通道传输随路时钟,只需要占用传输通道中的少量空闲时隙,即可准确实现系统接收端的时钟提取;无需产生窗口信号,不会造成误检。
如上所述的串行数据的随路时钟提取方法,其特征在于:所述步骤二包括:定时单元以系统同步时钟为基准产生串行数据同步时钟,数据产生器产生原始串行数据,同步帧产生器产生同步帧,组帧器将同步帧插入到原始串行数据的空闲时隙中产生带有同步帧的串行数据。其有益效果是:保证帧同步搜索单元对同步帧的有效搜索。
如上所述的串行数据的随路时钟提取方法,其特征在于:所述步骤四包括:CLK1、…、CLKN中至少有一个时钟的上升沿或下降沿距离串行数据码元的中心位置很近,且这N个时钟与串行数据同步时钟同源。其有益效果是:保证随路时钟的有效提取。
如上所述的串行数据的随路时钟提取方法,其特征在于:所述步骤五包括:N个帧同步搜索单元输出的同步状态标志均初始化为低电平,假如其中1个帧同步搜索单元搜索到同步帧,则该帧同步搜索单元输出的同步状态标志置高电平,假如其中1个帧同步搜索单元未搜索到同步帧,则该帧同步搜索单元输出的同步状态标志保持低电平不变。其有益效果是:各同步状态标志分别指示各时钟的有效性。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉滨湖电子有限责任公司,未经武汉滨湖电子有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210260167.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:系统异常信息采集方法及管理器
- 下一篇:一种风机
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置