[发明专利]应用CPLD的MPC8280最小系统及设置硬复位配置字的状态转换方法有效
申请号: | 201210301370.X | 申请日: | 2012-08-23 |
公开(公告)号: | CN102854962A | 公开(公告)日: | 2013-01-02 |
发明(设计)人: | 刘大同;彭宇;刘连胜;见其拓;刘川 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F1/24 | 分类号: | G06F1/24;G06F11/00 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 张宏威 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用 cpld mpc8280 最小 系统 设置 复位 配置 状态 转换 方法 | ||
1.应用CPLD的MPC8280最小系统,它包括MPC8280、CPLD和TPS3110,其特征是:
MPC8280的地址总线信号输入引脚60x_BA[31-27]与CPLD的地址总线信号输入引脚60x_BA[31-27]连接;
MPC8280的数据总线60x_BD[0-7]与CPLD的数据总线60x_BD[0-7]连接;
CPLD的电平信号输出引脚MODCK[1-3]分别与MPC8280的时钟硬件配置引脚MODCK[1-3]连接;
CPLD的中断信号输出引脚IRQ1#/IRQ2#分别与MPC8280的中断信号输入引脚IRQ1#/IRQ2#连接;
MPC8280的片选信号输出端与CPLD的片选信号输入端连接;
MPC8280的硬复位信号引脚HRESET#的输出端与CPLD的硬复位信号引脚HRESET#的输入端连接;
CPLD的软复位信号引脚SRESET#的输出端与MPC8280的软复位信号引脚SRESET#的输入端连接;
CPLD的上电复位信号引脚PORESET#的输出端与MPC8280的上电复位信号引脚PORESET#的输入端连接;
MPC8280的读写控制信号引脚BCTL0#与CPLD的读写控制信号引脚BCTL0#连接;MPC8280的使能控制信号引脚BCTL1#与CPLD的控制信号引脚BCTL1#连接;
CPLD的喂狗信号引脚WDI的输出端与TPS3110的喂狗信号引脚WDI的输入端连接;TPS3110的系统程序异常复位信号引脚RESET#的输出端与CPLD的系统程序异常复位信号引脚RESET#的输入端连接;CPLD的复位信号引脚soft_reset#的输出端与TPS3110的复位信号引脚soft_reset#的输入端连接。
2.根据权利要求1所述的应用CPLD的MPC8280最小系统,其特征是:MPC8280的时钟硬件配置引脚MODCK[1-3]的状态是通过下述方法设置的:
对于不需要动态改变MPC8280内核与CPM工作时钟的应用,在逻辑设计时采用初始化的方式设置输出到MODCK[1-3]引脚的状态;
对于不需要动态改变MPC8280内核但是需要改变CPM工作时钟的应用,在逻辑设计时重新设置初始值,编程到CPLD中;
对于需要动态改变MPC8280内核与CPM工作时钟但重新编程CPLD的应用,自定义CPLD的内部寄存器中3位对应MODCK[1-3],通过写入数据到该寄存器,改变其输出到MPC8280时钟硬件配置引脚的状态值。
3.根据权利要求1所述的应用CPLD的MPC8280最小系统,其特征是:MPC8280对CPLD内部寄存器的读写操作的实现方法为:
写寄存器,是在CPLD片选信号CS2#和写使能信号有效时,将数据线上的值存放到地址总线指定地址的寄存器中;读寄存器,是在CPLD片选信号和读使能信号有效时,将地址总线指定地址的寄存器中的值读入到数据线上。
4.根据权利要求1所述的应用CPLD的MPC8280最小系统,其特征是:看门狗芯片的喂狗操作的实现方法为:
看门狗芯片的喂狗信号输入端WDI在tout时间内没有变化的电平输入,系统跑飞,进行看门狗复位操作。
5.根据权利要求1所述的应用CPLD的MPC8280最小系统,其特征是:它还包括存储器和连接器;
CPLD的Flash复位引脚Pin12的输出端与存储器的复位引脚RST#的输入端连接;
连接器的硬复位信号引脚Pin13输出端的一端连接CPLD硬复位信号引脚Pin40的输入端;
连接器的硬复位信号引脚Pin13输出端的另一端连接MPC8280硬复位信号引脚HRESET#的输入端;
连接器的软复位信号引脚Pin11输出端的一端连接CPLD软复位信号引脚Pin41的输入端;
连接器的软复位信号引脚Pin11输出端的另一端连接MPC8280软复位信号引脚SRESET#的输入端。
6.根据权利要求5所述的应用CPLD的MPC8280最小系统,其特征是:存储器是采用PC28F00AM29实现的,连接器是采用JTA616实现的。
7.基于权利要求1所述的应用CPLD的MPC8280最小系统的设置硬复位配置字的状态转换方法,其特征是:所述实现状态转换方法采用状态机实现,所述的状态机包括:等待状态、空闲状态、第一字节状态、第二字节状态、第三字节状态、无效地址状态和第四字节状态,硬复位配置字的状态转换方法的实现过程为:
等待状态,用于检测硬复位信号HRESET#,当检测到硬复位信号HRESET#有效时,跳转至空闲状态,CPLD与MPC8280相连的数据总线60x_BD[0-7]为高阻态;
空闲状态,用于检测片选信号CS0#和MPC8280地址信号addr,当检测到的片选信号CS0#有效、且地址信号addr为0时,跳转至第一字节状态;
第一字节状态,向CPLD数据总线60x_BD[0-7]输出硬复位配置字首字节,当MPC8280地址信号addr不等于5’h8时,跳转至无效地址状态;当MPC8280地址信号addr等于5’h8时,跳转至第二字节状态;
第二字节状态,向CPLD数据总线60x_BD[0-7]输出硬复位配置字第二字节,当MPC8280地址信号addr不等于5’h10时,跳转至无效地址状态;当MPC8280地址信号addr等于5’h10时,跳转至第三字节状态;
第三字节状态,向CPLD数据总线60x_BD[0-7]输出硬复位配置字第三字节,当MPC8280地址信号addr不等于5’h18时,跳转至无效地址状态;否则,跳转至第四字节状态;
无效地址状态,CPLD数据总线60x_BD[0-7]为高阻状态,当MPC8280地址信号addr等于5’h8时,跳转至第二字节状态;当MPC8280地址信号addr等于5’h10时,跳转至第三字节状态;当MPC8280地址信号addr等于5’h18时,跳转至第四字节状态;当MPC8280地址信号addr不等于5’h8、5’h10和5’h18时,状态机保持无效地址状态;
第四字节状态,CPLD数据总线60x_BD[0-7]输出硬复位配置字第四字节,一次硬复位配置字设置完成,跳转至等待状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210301370.X/1.html,转载请声明来源钻瓜专利网。