[发明专利]基于求和阵列的近地通信中LDPC编码器和编码方法有效
申请号: | 201210374707.X | 申请日: | 2012-09-27 |
公开(公告)号: | CN102843149A | 公开(公告)日: | 2012-12-26 |
发明(设计)人: | 张鹏;蔡超时;陈晋伦 | 申请(专利权)人: | 苏州威士达信息科技有限公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215163 江苏省苏州市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 求和 阵列 通信 ldpc 编码器 编码 方法 | ||
1.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码器,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a=14,t=16,b=511,c=t-a=2,1≤i≤a,1≤j≤t,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c=2段,即p=(p1,p2),其特征在于,所述编码器包括以下部件:
寄存器R1~Ra+2,寄存器R1~Ra用于缓存信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2用于计算和存储校验向量p=(p1,p2);
求和阵列,对并行输入a位信息比特s1,k,s2,k,…,sa,k进行组合求和,其中,1≤k≤b;
选择器M1和M2,在求和阵列运算结果的基础上,完成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F的并行乘法;
b位二输入异或门A1和A2,Al将向量(s1,k,s2,k,…,sa,k)与块首行矩阵F乘积的第l段b比特累加到寄存器Ra+l中,其中,1≤l≤c。
2.如权利要求1所述的并行编码器,其特征在于,所述块首行矩阵F是由生成矩阵G前c块列中所有循环矩阵的首行构成的。
3.如权利要求1所述的并行编码器,其特征在于,所述求和阵列有a个输入端和995个输出端,求和阵列对并行输入的a位信息比特s1,k,s2,k,…,sa,k进行组合求和,块首行矩阵F有995个不同的非零列向量,它们与向量(s1,k,s2,k,…,sa,k)的内积对应995个求和表达式,这些求和表达式用995个多输入异或门加以实现。
4.如权利要求1所述的并行编码器,其特征在于,所述选择器Ml从求和阵列的995个输出端中选择b个,以构成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F乘积的第l段b比特,选择方式完全取决于F的1022个列向量。
5.一种适合于CCSDS近地通信系统采用的QC-LDPC码的并行编码方法,QC-LDPC码的生成矩阵G是由a×t个b×b阶循环矩阵Gi,j构成的阵列,其中,a=14,t=16,b=511,c=t-a=2,1≤i≤a,1≤j≤t,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s,后c块列对应的是校验向量p,以b比特为一段,信息向量s被等分为a段,即s=(s1,s2,…,sa),第i段信息向量si=(si,1,si,2,…,si,b),校验向量p被等分为c=2段,即p=(p1,p2),其特征在于,所述编码方法包括以下步骤:
第1步,输入信息向量s,保存至寄存器R1~Ra,清零寄存器Ra+1和Ra+2;
第2步,寄存器R1~Ra各自串行循环左移1次,选择器M1和M2分别从求和阵列的输出端中选择b个,共同构成向量(s1,k,s2,k,…,sa,k)与块首行矩阵F的乘积,b位二输入异或门Al将乘积的第l段b比特与寄存器Ra+l串行循环左移1次的结果相加,和存回寄存器Ra+l;
第3步,以1为步长递增改变k的取值,重复第2步b次,完成后,寄存器R1~Ra存储的是信息向量s=(s1,s2,…,sa),寄存器Ra+1和Ra+2存储的是校验向量p=(p1,p2);
第4步,并行输出码字v=(s,p)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州威士达信息科技有限公司,未经苏州威士达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210374707.X/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类