[发明专利]静音电路及具有该静音电路的电子设备有效

专利信息
申请号: 201210486770.2 申请日: 2012-11-26
公开(公告)号: CN103037287A 公开(公告)日: 2013-04-10
发明(设计)人: 解国明;辜克群 申请(专利权)人: 华为技术有限公司
主分类号: H04R3/00 分类号: H04R3/00;H04N5/60
代理公司: 深圳市深佳知识产权代理事务所(普通合伙) 44285 代理人: 唐华明
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 静音 电路 具有 电子设备
【说明书】:

技术领域

发明涉及电路设计技术领域,更具体的说,涉及一种静音电路及具有该静音电路的电子设备。

背景技术

当前,电视正处于从模拟电视向数字电视的过渡阶段,为了保证模拟电视和数字电视之间的兼容性,多采用机顶盒将数字电视信号转换成模拟信号。在机顶盒中,首先,数字音频经音频解码器解码后,再由音频DAC(digital-to-analog converter,数字模拟转换器)将其转为模拟信号,最后,经运放滤波放大后送线性输出。

通常情况下,机顶盒工作于单电源、非平衡模式,其内部电路需偏置在一个非零的静态工作点上。具体的,将机顶盒中的音频DAC偏置在略低于1/2VA的位置,VA为音频DAC的模拟电源电压,一般为3.3V;将机顶盒中的输出运放偏置在1/2Vcc的静态工作点上,Vcc为运放电源电压,通常为12V。为了隔离音频DAC和运放,以及运放和下游设备输入级之间不同的静态工作点,还需要在它们之间用电容进行耦合。

但是采用上述方式设置电路,当机顶盒上电或下电时,音频DAC和运放输出会发生从零到静态工作点,或从静态工作点到零的瞬态变化。这一瞬态过程经隔直电容后变为满摆幅的冲击脉冲,会在功放和喇叭中产生很大的爆音。此外,音频DAC不仅会在上电、下电的过程中发生上述瞬态变化,即使在电源稳定后,音频DAC启动工作时,也会由于解码器时钟的打开、关闭或频率改变发生瞬态变化,从而产生爆音。

目前典型的用于机顶盒静音控制的电路通常由三部分电路组成,如图1所示:第一部分由电阻R1,R2,R3及NPN管Q1组成,通过软件GPIO(通用输入/输出端口)控制音频DAC启动时的爆音;第二部分为上电、下电延时控制电路,由电阻R4,R5,电容C1,C2,二极管D1,D2及PNP管Q2组成;第三部分为与音频LINE_OUT连接的控制部分,由电阻R6,R7及NPN管Q3,Q4组成。

如图1所示的电路,其消除爆音的过程为:

当机顶盒开机上电时,电阻R4对电容C1进行充电,二极管D2对电容C2进行充电,由于电容C2快速冲满,而电容C1充电很慢,导致PNP管Q2导通,进而使NPN管Q3,Q4也导通,从而起到静音效果;

当机顶盒关闭下电时,利用二极管D2不能反向导通的原理,电容C2上的静电泄放很慢,而电容C1通过电阻R4及NPN管Q1放电,从而使PNP管Q2导通,使NPN管Q3,Q4也处于导通状态,从而达到静音效果;

当机顶盒启动,在打开音频DAC之前,MUTE_CTL作为MCU(微处理器)的通用输出口处于高电平,通过NPN管Q1,电阻R3,R5使PNP管Q2导通,从而使NPN管Q3,Q4导通,从而达到消除音频DAC启动时的爆音;当音频DAC打开后,再把MUTE_CTL置低,恢复到正常工作模式。

虽然采用现有技术中的电路可以解决开关机及音频DAC打开带来的爆音,但是,该电路在达到静音效果时存在元器件较多,成本高的缺点。其中,该电路共用了15个元器件,其中还包括成本较高的两个10UF电容和二极管,且由于元器件较多,需要面积较大的PCB(印制电路板)设置器件,进一步增加了成本。

发明内容

有鉴于此,本发明实施例的目的在于提供一种静音电路及具有该静音电路的电子设备,以克服现有技术中元器件较多,成本高的问题。

为实现上述目的,本发明实施例提供如下技术方案:

一种静音电路,包括:静音控制子电路和音频上下电控制子电路;

所述静音控制子电路包括:电阻R1与电阻R2并联的公共端与片上系统的第一通用输出控制口MUTE_CTL端连接;所述电阻R1的另一端接地,所述电阻R2的另一端与PNP管Q1的基极连接;

所述PNP管Q1的发射极连接电源,所述PNP管Q1的集电极与并联的电阻R3和电阻R4的公共端连接;

所述电阻R3的另一端与所述NPN管Q2的基极连接;所述电阻R4的另一端与所述NPN管Q3的基极连接;所述NPN管Q2和NPN管Q3的发射极接地;

所述NPN管Q2的集电极与音频数字模拟转换器DAC的音频输出右声道AUDIO_R端连接,所述NPN管Q3的集电极与所述音频DAC的音频输出左声道AUDIO_L端连接;

所述音频上下电控制子电路包括:电阻R5与电阻R6并联的公共端与片上系统的第二通用输出控制口PWR_CTL端连接;所述电阻R6的另一端与NPN管Q4的基极连接,所述电阻R5的另一端与所述NPN管Q4的发射极连接后接地;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210486770.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top