[发明专利]基于PC的多路混合视频处理装置无效

专利信息
申请号: 201210506588.9 申请日: 2012-11-30
公开(公告)号: CN102970490A 公开(公告)日: 2013-03-13
发明(设计)人: 杨灯;刘先材 申请(专利权)人: 广东威创视讯科技股份有限公司
主分类号: H04N5/265 分类号: H04N5/265
代理公司: 广州华进联合专利商标代理有限公司 44224 代理人: 王茹;曾旻辉
地址: 510663 广东省广*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 pc 混合 视频 处理 装置
【说明书】:

技术领域

发明涉及视频处理技术领域,尤其涉及一种基于PC的多路混合视频处理装置。

背景技术

多路混合视频处理技术,特别是视频缩放和视频叠加技术,在视频显示和处理领域中取得了广泛的应用。例如,调整视频图像的分辨率需要对视频进行缩放,而对不同数据源的视频信号进行显示则需要用到视频叠加。目前,对多路混合视频的处理大多数依赖于显卡。在对多路混合视频信号进行处理时,如果采用的是低成本显卡,则由于显卡性能较低而无法保证视频处理质量。如果采用高性能显卡,虽然处理质量可以得到提升,但成本却很高。这成为多路混合视频处理技术领域内一个普遍存在的问题,因此,如何在控制成本的情况下确保视频处理质量成为一个迫切需要解决的问题。

发明内容

基于此,本发明提供了一种基于PC的多路混合视频处理装置。

一种基于PC的多路混合视频处理装置,包括FPGA模块、ASIC模块和DVI输出模块,所述FPGA模块分别与所述ASIC模块和所述DVI输出模块连接,所述FPGA模块接收来自PC机的若干路桌面视频数据流和视频信号源数据流后,将所述桌面视频数据流发送至所述ASIC模块进行缩放处理,所述ASIC模块将经过缩放处理后的桌面视频数据流回传至所述FPGA模块,所述FPGA模块将所述视频信号源数据流进行缩放处理后将其与回传的桌面视频数据流进行叠加,并将叠加后的数据流发送至所述DVI输出模块进行DVI编码。

与一般技术相比,本发明基于PC的多路混合视频处理装置,基于FPGA逻辑实现技术,集成多个需要通过专用芯片才能实现其功能的逻辑电路,实现了多路混合视频的缩放叠加。可在对多路混合视频进行处理时替代传统显卡的功能,并且采用FPGA逻辑实现技术易于硬件实现,成本低廉。解决了目前多路混合视频处理技术领域内存在的视频处理质量与控制成本不能兼顾的问题。

附图说明

图1是本发明基于PC的多路混合视频处理装置的结构示意图;

图2是本发明基于PC的多路混合视频处理装置一个优选实施例的结构示意图。

具体实施方式

为更进一步阐述本发明所采取的技术手段及取得的效果,下面结合附图及较佳实施例,对本发明的技术方案,进行清楚和完整的描述。

请参阅图1,为本发明基于PC(Personal Computer,个人计算机)的多路混合视频处理装置的结构示意图。本发明基于PC的多路混合视频处理装置,包括FPGA(Field-Programmable Gate Array,现场可编程门阵列)模块101、ASIC(Application Specific Integrated Circuit,专用集成电路)模块102和DVI(DigitalVisual Interface,数字视频接口)输出模块103,所述FPGA模块101分别与所述ASIC模块102和所述DVI输出模块103连接,所述FPGA模块101接收来自PC机的若干路桌面视频数据流和视频信号源数据流后,将所述桌面视频数据流发送至所述ASIC模块102进行缩放处理,所述ASIC模块102将经过缩放处理后的桌面视频数据流回传至所述FPGA模块101,所述FPGA模块101将所述视频信号源数据流进行缩放处理后将其与回传的桌面视频数据流进行叠加,并将叠加后的数据流发送至所述DVI输出模块103进行DVI编码。

作为其中一个实施例,所述FPGA模块101包括帧缓存模块、缩放模块、叠加模块和交叉模块,所述帧缓存模块连接所述缩放模块,所述缩放模块连接所述叠加模块,所述叠加模块连接所述交叉模块,所述帧缓存模块连接所述ASIC模块,所述交叉模块连接所述DVI输出模块;

所述帧缓存模块将接收到的所述若干路桌面视频数据流和视频信号源数据流进行视频帧缓存后,将所述桌面视频数据流发送至所述ASIC模块进行缩放处理,将所述视频信号源数据流发送至所述缩放模块进行缩放处理,所述ASIC模块和所述缩放模块分别将缩放处理后的所述桌面视频数据流和所述视频信号源数据流发送至所述叠加模块,所述叠加模块将叠加后的各路数据流发送至所述交叉模块,所述交叉模块对各路数据流进行交叉后将其发送至所述DVI输出模块进行DVI编码。

作为其中一个实施例,所述交叉模块将4路经过交叉后的数据流发送至所述DVI输出模块的4个DVI编码器进行编码。

作为其中一个实施例,所述FPGA模块101接收的来自PC机的桌面视频数据流为4路数据流,最大像素为162M,为YUV格式或者RGB格式。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东威创视讯科技股份有限公司,未经广东威创视讯科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210506588.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top