[发明专利]一种并行数字视频信号的压缩传输装置和方法无效
申请号: | 201210528964.4 | 申请日: | 2012-12-04 |
公开(公告)号: | CN103037222A | 公开(公告)日: | 2013-04-10 |
发明(设计)人: | 张孝峥;杜宏;王晓峰;倪菊艳;王英胜;郭伟;刘淑云;秦叔敏;陈晚如;洪汀;张鹏;李丽丹;刘倩;王永山;姜哲 | 申请(专利权)人: | 中国北方车辆研究所 |
主分类号: | H04N7/26 | 分类号: | H04N7/26 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 刘东升 |
地址: | 102202*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 并行 数字 视频信号 压缩 传输 装置 方法 | ||
1.一种并行数字视频信号的压缩传输装置,其特征在于,包括:
第一可编程逻辑器件(1),接收视频输入并行数字信号;
第一可编程逻辑器件(1)内设置第一锁相环(11),所述第一锁相环将时钟进行倍频;
与第一可编程逻辑器件(1)相连接的数据串化器(2),所述数据串化器(2)用于将并行数据压缩成串行数据;
与上述数据串化器(2)相连接的数据解串器(3),将串行数据解压缩成并行数据;
与数据解串器(3)相连的第二可编程逻辑器件(4),所述第二可编程逻辑器件(4)内设置有第二锁相环(41),所述第二锁相环(41)将时钟进行降频。
2.一种应用权利要求1所述并行数字视频信号的压缩传输装置的压缩传输方法,其特征在于,包括:
将并行视频数据的时钟通过所述第一可编程逻辑器件(1)中的第一锁相环(11)进行倍频,以满足数据串化器最低输入频率;
通过数据串化器(2)将并行数据压缩成高速串行数据进行传输,接收端通过数据解串器(3)将串行数据解压缩成并行数据输入给第二可编程逻辑器件(4),通过第二可编程逻辑器件(4)中的第二锁相环(41)将解调时钟进行降频还原处理成原始时钟,同数据一起输出给显示装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国北方车辆研究所,未经中国北方车辆研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210528964.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种光学扩散膜片
- 下一篇:无级能量调节雷达设备冷却装置