[发明专利]塔康相控阵天线方位校准电路无效

专利信息
申请号: 201210565813.6 申请日: 2012-12-24
公开(公告)号: CN102983403A 公开(公告)日: 2013-03-20
发明(设计)人: 文佳伟;潘国翠;任宏伟;陈明权 申请(专利权)人: 天津七六四通信导航技术有限公司
主分类号: H01Q3/34 分类号: H01Q3/34
代理公司: 天津中环专利商标代理有限公司 12105 代理人: 莫琪
地址: 300210 *** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 相控阵 天线 方位 校准 电路
【权利要求书】:

1.塔康相控阵天线方位校准电路,其特征在于,由ARM芯片、EEPROM存储器、控制单元、FPGA芯片、CPLD芯片、DG506AAK芯片组成的36路选1电路、四路移相器、BUTLER网络连接构成;塔康相控阵天线方位校准电路通过执行ARM程序、FPGA程序、CPLD程序,由ARM芯片采集检波信号,并计算出各个阵子发射出信号的功率调制度信息;当收到校准指令后计算各个移相器的相位调制增量发送给FPGA芯片,并将数据实时保存,FPGA芯片读取ARM芯片发送来的数据,并发送到电子单元的CPLD芯片;同时产生主基准、辅基准脉冲送到主机实现方位角度调整功能;产生CPLD芯片所需的552960KHz的时钟信号;产生15Hz负脉冲信号INT给ARM芯片,CPLD芯片完成对4个移相器的地址译码和控制,完成36选1电路的译码和控制。

2.    如权利要求1所述塔康相控阵天线方位校准电路,其实现方法包括如下步骤:

1)上电后,ARM芯片读取EEPROM里面的数据,数据包括:工作模式、4个移相器相位调制增量、角度调整值,并将以上参数发送给FPGA芯片,FPGA芯片按照ARM芯片输出的工作模式进行工作,并将移相器相位调制增量更新到CPLD芯片,从而使上电后的状态与掉电前一致;

2)天线校准过程:INT为采样的起始点,由FPGA芯片提供的15Hz时钟信号;ARM对天线检波信号进行采样并计算,计算出四个移相器的相位调制增量,实现相位的校准;

3)监测过程:ARM芯片接收到开机指令之后,逐个选通36个振子,并计算其功率,135Hz调制度和15Hz信号的调制度; INT为采样的起始点, 由FPGA芯片提供的15Hz时钟信号;

4)FPGA芯片实现方法,主要有两部分内容:其一,控制指令传输,读取ARM芯片发送来的TACAN/DME模式、4个移相器的开关指令和相位校准值,并发送给CPLD芯片;其二,时钟产生和方位角度调整,产生主辅基准信号;

5)CPLD芯片实现方法:CPLD芯片读取FPGA芯片发送来的数据,译码并实现对移相器和36路振子选1路的控制,具体为:按照ARM芯片发送来的移相器号对四个移相器的阻塞位赋值,按照ARM发送来的移相器校准值对4个移相器数据更新,即数据修正;按照ARM发送来的振子号为1~36,实现对36选1的控制。

3.  如权利要求1所述的塔康相控阵天线方位校准电路,其特征在于,ARM芯片采用LPC2378,FPGA芯片采用EP1C12Q240,CPLD芯片采用LCMXO640-T100。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津七六四通信导航技术有限公司,未经天津七六四通信导航技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210565813.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top