[发明专利]基于延迟分集的短波收发一体化系统有效
申请号: | 201210570341.3 | 申请日: | 2012-12-25 |
公开(公告)号: | CN103078671A | 公开(公告)日: | 2013-05-01 |
发明(设计)人: | 俞春华;陈立明 | 申请(专利权)人: | 熊猫电子集团有限公司;南京熊猫汉达科技有限公司 |
主分类号: | H04B7/06 | 分类号: | H04B7/06;H04B7/08;H04B1/40 |
代理公司: | 南京瑞弘专利商标事务所(普通合伙) 32249 | 代理人: | 陈建和 |
地址: | 210002 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 延迟 分集 短波 收发 一体化 系统 | ||
1.一种基于延迟分集的短波收发一体化系统,其特征在于,包括:
基于延迟分集的短波收发信道单元、六通道滤波单元、六路功率放大器、六个天线调谐器和六个短波天线,
其中发送信号时,短波收发信道单元延迟分集产生六路射频小信号,分别通过六通道滤波单元滤波,然后经过六路功率放大器进行放大,产生六路1kW的短波射频信号,最后分别通过各短波天线调谐器调谐,由短波天线发射;接收信号时,该系统可以实现六路信号的接收、解调和合并:先由6路短波天线分别接收6路短波射频信号,然后分别由6个天线调谐器进行接收调谐,在功率放大器处进行收发切换后送到6通道滤波单元中进行射频信号滤波,最后6路信号统一送到短波收发信道单元中进行6路解调后单路合并,信道解码成音频和数据。
2.根据权利要求1所述的基于延迟分集的短波收发一体化系统,其特征在于,其中短波收发信道单元包括:CPCI总线和连接至CPCI总线的主控模块、接口模块、频率合成模块、射频模块、数字信号处理模块、前面板模块以及电源模块,其中:主控模块适于执行对短波收发信道处理设备的操作控制,接口模块适于传输对外的音频和数据信号,频率合成模块适于提供各路信号的时钟信号和混频信号,射频模块适于对六路短波信号进行滤波和变频,并将处理后的信号传输至数字信号处理模块,数字信号处理模块对音频或数据信号进行延迟或分集处理,发射信号时,让同一音频信号的副本经不同长度的延迟量后从不同的天线发射出去,接收时,对数据信号进行分集处理。
3.根据权利要求2所述的基于延迟分集的短波收发一体化系统,其特征在于,其中所述数字信号处理模块包括6片A/D芯片、2片下变频芯片、6片上变频模块、FPGA芯片、DSP芯片和CPCI总线,6片A/D芯片分别连接至2片下变频芯片,2片下变频芯片的输出连接至FPGA芯片,DSP芯片分别连接FPGA芯片、CPCI总线并进行数据交互,6片上变频模块的输入连接FPGA芯片,
其中,在发射时,DSP芯片从CPCI总线读入音频数据和外部控制命令并对音频数据进行编码、延迟分集和调制,处理后的,6个通道数据经过6片A/D芯片,输出6路短波射频信号,在接收时,6片A/D芯片对6路短波中频信号进行采样,将采样的数字信号分别送给两片下变频芯片,做数字下变频处理,然后送给FPGA芯片作基带滤波处理,FPGA芯片同时实现模块的内部逻辑控制,最后由FPGA将滤波处理后的数字信号送给DSP芯片,由DSP芯片对数字信号实现分集处理、解调和解码,并最终输出数字基带信号至CPCI总线。
4.根据权利要求3所述的基于延迟分集的短波收发一体化系统,其特征在于,其特征在于,其中还包括存储器,连接FPGA芯片,用于存储FPGA芯片的程序。
5.根据权利要求3所述的基于延迟分集的短波收发一体化系统,其特征在于,DSP芯片对所述音频数据延迟分集处理时,选择信息比特周期作为信号的延迟量,而DSP芯片对数字信号实现分集处理时,使用均衡器或维特比译码获得分集增益。
6.根据权利要求3所述的基于延迟分集的短波收发一体化系统,其特征在于,其中A/D芯片选用AD9957芯片,下变频芯片选用HSP50216芯片,上变频芯片选用AD9957芯片,DSP芯片选用TMS320C6455芯片,FPGA采用Cyclone II FPGA。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于熊猫电子集团有限公司;南京熊猫汉达科技有限公司,未经熊猫电子集团有限公司;南京熊猫汉达科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210570341.3/1.html,转载请声明来源钻瓜专利网。