[实用新型]一种基于微控制器的波形产生系统有效

专利信息
申请号: 201220008691.6 申请日: 2012-01-10
公开(公告)号: CN202475379U 公开(公告)日: 2012-10-03
发明(设计)人: 张海涛;张聚伟;梁云朋;叶宇程;白舸 申请(专利权)人: 河南科技大学
主分类号: H03K3/02 分类号: H03K3/02
代理公司: 郑州睿信知识产权代理有限公司 41119 代理人: 陈浩
地址: 471003 河*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 控制器 波形 产生 系统
【权利要求书】:

1.一种基于微控制器的波形产生系统,其特征在于:该波形产生系统包括微控制器、双端口SRAM、时钟芯片、分频器、可逆二进制计数器、2位计数器、1位计数器、选择开关、同相比例放大电路和反相比例放大电路,微控制器分别与双端口SRAM、分频器和可逆二进制计数器相连,时钟芯片的输出端与分频器的输入端相连,分频器的输出端与可逆二进制计数器相连,可逆二进制计数器的输出端分别与双端口SRAM、1位计数器和2位计数器相连,双端口SRAM的输出端与同相比例放大电路和反相比例放大电路的输入端相连,同相比例放大电路和反相比例放大电路的输出端与模拟开关相连,1位计数器的输出端和可逆二进制计数器的控制端相连,2位计数器的输出端和选择开关的控制端相连。

2.根据权利要求1所述的基于微控制器的波形产生系统,其特征在于:所述的微控制器和双端口SRAM之间还设置有译码器、锁存器和缓冲器,微控制器的地址口和译码器输入端相连,译码器输出端和锁存器及缓冲器相连,微控制器的数据口与锁存器和缓冲器相连,译码器用以产生片选信号,锁存器和缓冲器用于扩展微控制器的I/O口。

3.根据权利要求2所述的基于微控制器的波形产生系统,其特征在于:所述的双端口SRAM的输出端和同相比例放大电路及反相比例放大电路的输入端之间连有D/A转换器,该D/A转换器的输入端与双端口SRAM的输出端相连,该D/A转换器的输出端与同相比例放大电路及反相比例放大电路的输入端相连。

4.根据权利要求3所述的基于微控制器的波形产生系统,其特征在于:该波形产生系统的工作过程为:

微控制器发出分频控制信号,得到计数器的输入时钟,从而确定波形的周期;同时发出分频器、计数器、SRAM右端口片选信号和读出信号,以及缓冲器使能信号;分频器输出信号作为可逆计数器的时钟,计数器输出作为SRAM的右端口地址信号;SRAM的右端口的数据线即输出了第一个周期的前1/4波形,并经D/A转换,同相比例放大后输出;计数器计数结束,发出计数满输出信号,经过1位计数器产生改变计数方式信号,将计数器由加1计数改为从最大值减1计数,从而输出和前1/4波形关于Y轴对称的波形,并经D/A转换,同相比例放大后输出;当计数又结束,则计数器发出计数满输出信号,并经过1位计数器产生改变计数方式信号,将计数器由减1计数改为从0开始后加1计数,同时经过2位计数器产生模拟开关控制信号,将D/A转换的输出经反相比例放大后输出;当计数再次结束,则计数器发出计数满输出信号,并经过1位计数器产生改变计数方式信号,将计数器由加1计数改为从最大值开始后减1计数,输出数字波形数据经D/A转换后,进一步经反相比例放大后输出,从而得到所需的波形。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南科技大学,未经河南科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220008691.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top