[实用新型]超宽带伪随机数字信号处理电路有效
申请号: | 201220055859.9 | 申请日: | 2012-02-20 |
公开(公告)号: | CN202475412U | 公开(公告)日: | 2012-10-03 |
发明(设计)人: | 卢志敏;叶述平;房志斌;徐兴 | 申请(专利权)人: | 北方通用电子集团有限公司 |
主分类号: | H04B1/7183 | 分类号: | H04B1/7183 |
代理公司: | 无锡市大为专利商标事务所 32104 | 代理人: | 殷红梅 |
地址: | 214145 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 宽带 随机 数字信号 处理 电路 | ||
技术领域
本实用新型涉及一种信号处理电路,尤其是一种超宽带伪随机数字信号处理电路,属于超宽带信号处理的技术领域。
背景技术
超宽带伪随机信号与其他形式的超宽带信号相比,具有均衡性好,频谱分布均匀、峰值功率低等诸多优点,可应用于雷达探测等领域,但是超宽带伪随机信号的数字相关处理对信号处理器件的性能提出了极高的要求,就目前器件性能而言,采用常规的处理方法是很难实现的,限制了这种信号形式的应用。
伪随机信号通过数字相关运算可以获得极大地信号处理增益,在雷达探测中具有非常高的使用价值,该算法并不复杂,可以很方便的在DSP器件中实现,但是对于一个带宽4GHz,511位循环的伪随机信号而言,每个处理周期的时间仅为128ns,完成511位伪随机信号的相关运算需要进行约50万次运算,要求DSP的运算能力达到5万亿次/秒以上,而目前最先进DSP器件的运算能力只能达到20亿次/秒,因而不采取措施降低运算量,超宽带信号的数字化相关处理在工程上几乎是不可能实现的。
发明内容
本实用新型的目的是克服现有技术中存在的不足,提供一种超宽带伪随机数字信号处理电路,其操作方便,有效降低了超宽带信号数据处理量,移植性好,安全可靠。
按照本实用新型提供的技术方案,一种超宽带伪随机数字信号处理电路,包括系统频率源,所述系统频率源与分频电路相连,所述分频电路与信号处理电路及采样电路的时钟端相连;系统频率源经过分频电路分频后得到与待接收伪随机信号长度相一致的采样时钟,采样电路在分频电路时钟作用下对伪随机信号进行与伪随机信号长度相一致的采样操作,并在每次采样时只选取伪随机信号中的一个样点,信号处理电路能接收采样获取的样点,并在采样结束后,能累加得到与伪随机信号相一致的采样信号;信号处理电路对采样信号进行所需的运算处理后输出。
所述采样电路在分频电路的采样时钟作用下,顺序地采取伪随机信号中的样点,并经信号处理电路累加处理后得到与伪随机信号相一致的采样信号。
所述信号处理电路包括FPGA及与所述FPGA相互连接的DSP。所述FPGA内包括累加电路、第一双口RAM及第二双口RAM;累加电路、第一双口RAM及第二双口RAM的时钟端与分频电路相连,累加电路与采样电路的输出端相连,累加电路、第一双口RAM与第二双口RAM依次串接,第一双口RAM的输出端反馈到累加电路内;第二双口RAM与DSP相连。
所述DSP内包括相关运算模块及USB通信电路,第二双口RAM与相关运算模块相连,相关运算模块对第二双口RAM输入的采样信号进行所需的相关运算处理,并经USB通信电路与外部计算机相连。
所述伪随机信号为511的信号长度,采样电路在分频电路的采样时钟作用下对伪随机信号进行511次采样,采样结束后,信号处理电路内累加得到与伪随机信号相一致的采样信号。
本实用新型的优点:采样电路通过对伪随机信号进行多次顺序采样,信号处理电路在采样结束后能够得到与伪随机信号相一致的采样信号,信号处理电路通过对采样信号处理后输出;算法精炼简洁,利用了超宽带伪随机信号的特点,有效降低了超宽带信号数据处理量;使超宽带伪随机信号的全数字化处理成为现实;采用通用的硬件架构,移植性好,可靠性高。
附图说明
图1为本实用新型针对511为的伪随机信号进行处理的原理流程图。
图2为本实用新型的结构框图。
具体实施方式
下面结合具体附图和实施例对本实用新型作进一步说明。
如图1~图2所示:本实用新型包括系统频率源、分频电路、采样电路、信号处理电路及外部计算机。
如图1所示:超宽带伪随机信号具有确定性和周期性,对这种信号的实时处理一般都是周期的,对应每一批样点可以使用同一段加以处理。为了能够降低对超宽带伪随机信号处理时的数据吞吐量,实现超宽带伪随机信号的实时处理,本实用新型对超宽带伪随机数字信号处理包括以下步骤:
a、提供系统频率源,所述系统频率源经过分频电路分频后能得到与待接收伪随机信号长度相匹配的采样时钟;
系统频率源的频率与超宽带伪随机信号的频率应完全对应,且系统频率源经过分频电路分频后,能够得到与伪随机信号长度相一致的采样时钟,即分频电路输出的采样时钟能够对伪随机信号中的信号位相对应;
b、采样电路在采样时钟作用下对接收的伪随机信号进行采样,采样电路对伪随机信号进行一次采样时只选取伪随机信号中的一个样点,并将采样的样点送入信号处理电路内;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北方通用电子集团有限公司,未经北方通用电子集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220055859.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:物联网协议转换装置
- 下一篇:船舶机舱转速传感器信号调理模块