[实用新型]一种减小高速信号传输码间干扰的系统有效
申请号: | 201220084382.7 | 申请日: | 2012-03-08 |
公开(公告)号: | CN202488483U | 公开(公告)日: | 2012-10-10 |
发明(设计)人: | 谢峰 | 申请(专利权)人: | 无锡华大国奇科技有限公司 |
主分类号: | H04L25/03 | 分类号: | H04L25/03 |
代理公司: | 杭州裕阳专利事务所(普通合伙) 33221 | 代理人: | 应圣义 |
地址: | 214062 江苏省无锡市滨湖*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 减小 高速 信号 传输 干扰 系统 | ||
技术领域
本实用新型涉及通信领域,尤其涉及一种减小高速信号传输码间干扰系统。
背景技术
高速信号传输系统,传输线(cable)对发送器(transmitter ,TX)发出的数据信号的衰减非常严重。导致波形失真,码元不完全重合,引起数据眼图(eye diagram)部分闭合。接收器( receiver,RX)将很难对数据进行恢复,所以需要均衡器(equalizer)电路对cable引起的高频衰减进行补偿。
发明内容
为解决上述问题,本实用新型提供对数据信号进行有效补偿的一种减小高速信号传输码间干扰的系统。
为达到上述目的,本实用新型采用的技术方案是:一种减小高速信号传输码间干扰的系统,其特征在于:包括均衡器电路、译码电路、数字积分器电路、码间干扰判决电路、采样电路、时钟数据恢复电路;
所述的均衡器电路与时钟恢复电路、译码电路连接,用于输入外部高频衰减信号进行补偿后传递给时钟数据恢复电路,所述时钟数据恢复电路输出高频信号;
所述的采样电路与时钟数据恢复电路、码间干扰判决电路连接,用于采集高频信号后输出给码间干扰判决电路进行码间干扰判决,所述码间干扰判决电路输出判决信号;
所述数字积分器电路与码间干扰判决电路、译码电路连接,用于接收多个判决信号积分后输出判决积分信号;所述的译码电路接收判决积分信号后控制均衡器电路放大倍数。
本实用新型的第一优选方案为,所述的均衡器电路包括源极负反馈电路,所述的源极负反馈电路包括多个选通电容。
本实用新型的第二优选方案为,所述的选通电容为32个。
本实用新型的第三优选方案为,所述的数字积分器电路包括多个积分器电路。
本实用新型的第四优选方案为,所述的译码电路包括二进制码转温度计码电路。
本实用新型的第五优选方案为,所述的译码器电路还包括一个积分器,所述积分器连接二进制码转温度计码电路、数字积分器电路。
本实用新型的第七优选方案为,所述的码间干扰判决电路包括多个判决电路。
本实用新型的第八优选方案为,所述的判决电路包括5个高低电平输入端、1个跳变沿输入端,两个高低电平输出端;
5个高低电平输入端和1个跳变沿输入端检测到输入的数据为000011、000110、111100、111001时,判决电路判断为过量补偿,两个高低电平输出端输出有符号数01;当检测到输入的数据为000001、000100、111110、111011时,判决电路判断为不足补偿,两个高低电平输出端输出有符号数11。
本实用新型的实用新型思想在于:本实用新型通过采样检测时钟数据恢复电路(clock data recovery,CDR)输出的跳变沿数据及跳变沿前后的数据,得到均衡器电路是过量补偿(over equalizer)还是不足补偿(under equalizer),并反馈一个选通信号给均衡器电路,调节均衡器电路的频率补偿,加大眼的开启,减小码间干扰,改善系统传输性能。
本实用新型的技术优势在于:本集成电路方案具有检测均衡器电路补偿强弱并调节均衡器电路,减小码间干扰,提高信号传输质量,改善系统传输性能的功能。
下面结合附图与具体实施例对本实用新型做进一步说明。
附图说明
图1为本实施例整体结构示意图。
图2为本实施例整体均衡器电路图。
图3为本实施例采样电路的输入数据示意图。
图4为本实施例采样电路示意图。
图5为本实施例码间干扰判决电路的4种情况示意图。
图6为本实施例码间干扰判决电路示意图。
图7为本实施例第一数字积分器的电路示意图。
图8为本实施例第二积分器电路的电路示意图。
图9为本实施例译码电路模块电路示意图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡华大国奇科技有限公司,未经无锡华大国奇科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220084382.7/2.html,转载请声明来源钻瓜专利网。