[实用新型]基于FPGA的带杂散抑制与优化技术的数字频率合成器有效
申请号: | 201220216044.4 | 申请日: | 2012-05-15 |
公开(公告)号: | CN202634365U | 公开(公告)日: | 2012-12-26 |
发明(设计)人: | 蔡剑华;柴伟峰;胡成元;夏温游;袁伟芝;石祖华 | 申请(专利权)人: | 湖南文理学院 |
主分类号: | H03D7/16 | 分类号: | H03D7/16 |
代理公司: | 常德市源友专利代理事务所 43208 | 代理人: | 刘红祥 |
地址: | 415000 湖南*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 带杂散 抑制 优化 技术 数字 频率 合成器 | ||
技术领域
本实用新型涉及一种数字频率合成装置,具体来说是一种基于FPGA的带杂散抑制与优化技术的数字频率合成器。
背景技术
传统的频率合成器一般都采用模拟技术和其它一些较为简单的电路来实现,所合成的频率范围十分有限。直接数字频率合成技术,完全改变了这种频率范围有限制的弊端,基于FPGA的直接数字频率合成器,由于其速度、成本、功耗使等方面的优势,使得其在通信、雷达及其他电子系统中得到了广泛应用.但由于其全数字实现的特点,使得输出频谱杂散较大和置频速率较低。再者,常用频率合成器输出频率单一、输出波形及其相关参数要靠仪器测量才能得知,给用户带来了一定的麻烦。随着直接数字频率合成器的应用越来越广泛,对其输出波形的高纯度和高频率转换率要求,以及输出波形的可选择及其波形参数的实时显示摆到了越来越重要的位置。
实用新型内容
针对上述存在的问题,本实用新型的目的是提供一种高纯度和高频率转换率的基于FPGA的带杂散抑制与优化技术的数字频率合成器。
本实用新型的技术方案是:基于FPGA的带杂散抑制与优化技术的数字频率合成器,包括FPGA控制模块、键盘控制模块、D/A转换模块、液晶显示模块,其特征在于:FPGA控制模块的输入端连接有键盘控制模块,FPGA控制模块的输出端连接有D/A转换模块和液晶显示模块,杂散抑制技术采用相位扰动和延时叠加相结合的方法,优化方法采用4级流水线结构和ROM数据压缩存储技术。
所述D/A转换模块采用了 2 片 D/A转化器,分别用相位相反的时钟进行触发,将FPGA控制模块合成的数字信号转化为模拟信号输出,用以实现延时叠加算法。
本实用新型的优点:基于FPGA实现带杂散抑制技术与优化方法的直接数字频率合成器,有效地抑制了输出杂散,提高了输出信号的纯度;减少了硬件开销资源,提高了直接数字频率合成器的整体性能和频率转换率。输出波形多样化基本涵盖了各种常用的波形,波形及其相关参数的在液晶上的实时显示,解决了常用频率合成器输出频率单一、输出波形及其相关参数靠测量才能得知的麻烦,使得本实用新型更加的人性化和实用化。
附图说明
图1为本实用新型的电路系统模块示意图。
图2为本实用新型的延时叠加法原理图。
图3为本实用新型的相位扰动原理图。
图4为本实用新型的4级流水线结构原理图。
图5为本实用新型的ROM数据压缩存储技术原理图。
具体实施方式
现结合附图,对本实用新型进一步具体说明。
如图1、2、3、4、5所示,FPGA控制模块的输入端连接有键盘控制模块,FPGA控制模块的输出端连接有D/A转换模块和液晶显示模块。所述D/A转换模块采用了 2 片 D/A转化器,分别用相位相反的时钟进行触发,将FPGA控制模块合成的数字信号转化为模拟信号输出,用以实现延时叠加算法。所述杂散抑制技术采用相位扰动和延时叠加相结合的方法,优化方法采用4级流水线结构和ROM数据压缩存储技术。
工作时,由键盘控制模块输入需要得到的波形类别和相关的波形参数,FPGA控制模块根据得到的相关信息,根据数字频率合成算法,采用杂散抑制技术和优化方法,数字合成所需的信号,再送到D/A转化模块,得到模拟信号输出,同时FPGA控制模块控制液晶显示模块实时显示当前输出波形及其相关参数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南文理学院,未经湖南文理学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220216044.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:声光警示牌
- 下一篇:便携式智能贸易交易终端