[实用新型]一种LED显示屏恒流驱动控制系统有效
申请号: | 201220219191.7 | 申请日: | 2012-05-16 |
公开(公告)号: | CN202584690U | 公开(公告)日: | 2012-12-05 |
发明(设计)人: | 胡家同 | 申请(专利权)人: | 深圳市摩西尔电子有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 广东广和律师事务所 44298 | 代理人: | 刘敏 |
地址: | 518057 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 led 显示屏 驱动 控制系统 | ||
技术领域
本实用新型涉及一种LED驱动控制技术,尤其涉及一种具有快速设置功能的恒流LED显示屏驱动控制系统。
背景技术
显示屏是人们接收各种信息的重要媒介之一。作为一种多媒体显示终端,显示屏有一个重要指标,即显示屏的快速响应能力。传统的LED恒流驱动芯片的电流控制信号都采用移位寄存模块逐级串行传输,由于移位寄存模块是以字作为处理单位,字长越长,处理时间也越长;通常电流控制信号位数都小于字长,这样传送小于字长的数据也需经过整个字的传送时间,这样就限制了小于字长的数据信息的传输速度,特别是当多个LED恒流驱动芯片级联时,延迟更为明显,级联越多,延迟就越严重,使得数据传输效率下降,LED显示控制系统的快速响应能力亦受到限制,系统功能不易扩展。
实用新型内容
有鉴于此,有必要针对上述问题,提供一种LED显示屏恒流驱动控制系统。
本实用新型采用以下技术方案:一种LED显示屏恒流驱动控制系统,包括N个级联的LED恒流驱动芯片、时钟CLK端、数据锁存LE端、输出使能OE端,其中第一LED恒流驱动芯片的数据输出DO引脚与第二LED恒流驱动芯片的数据输入DI引脚相连,第二LED恒流驱动芯片的数据输出DO引脚与第三LED恒流驱动芯片的数据输入DI引脚相连,这样级联到第N个LED驱动芯片;所述N个LED恒流驱动芯片的时钟CLK引脚相互连接,汇接到所述时钟CLK端;所述N个LED恒流驱动芯片的数据锁存LE引脚相互连接,汇接到所述数据锁存LE端;所述N个LED恒流驱动芯片的输出使能OE引脚相互连接,汇接到所述输出使能OE端;所述N个LED恒流驱动芯片各自的M个输出引脚OUT1-OUTM与其各自控制的LED阵列相连;所述N个LED恒流驱动芯片的电源VDD引脚接到电源上;所述N个LED恒流驱动芯片的地GND引脚接到电源地上;所述N个LED恒流驱动芯片各自的外接电阻REXT引脚经过各自的电流设置电阻接到电源地上;所述输出使能OE端、数据锁存LE端、时钟CLK端三个端子中任何两个端子以上作为电流控制信号输入端子,用以输入电流控制信号,控制所述N个LED恒流驱动芯片的输出OUT1-OUTM引脚的输出电流。
在本实用新型的LED驱动控制系统中,所述N个LED恒流驱动芯片各自的输出OUT1-OUTM引脚的控制状态数据从所述第一LED恒流驱动芯片的数据输入DI端输入。
在本实用新型的LED驱动控制系统中,所述电流控制信号包括时钟和电流控制数据。
本实用新型的有益效果是:由于输出电流的控制数据不用经芯片逐级串行后才得到,因此不受控制字的字长限制,使得电流控制速度增快,驱动芯片级联的越多,效果更为明显,这样提高了硬件的利用率,使系统的功能容易扩展,LED控制系统的响应性能亦得到改善。
附图说明
图1是LED显示屏恒流驱动控制系统示意图(芯片输出以16位为例);
图2是现有技术中的传输OUT0-OUT15(芯片输出以16位为例)控制数据数据时序图;
图3是现有技术中的传输电流控制信号时序图;
图4是本实用新型的第一种实施例输出电流控制方法的时序图;
图5是本实用新型的第二种实施例输出电流控制方法的时序图。
具体实施方式
下面将结合附图和具体的实施例对本实用新型进行进一步的说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市摩西尔电子有限公司,未经深圳市摩西尔电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220219191.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:总线型液晶显示控制器
- 下一篇:L型支架数码相框