[实用新型]应用于压控振荡器的自动频率校准电路有效
申请号: | 201220341457.5 | 申请日: | 2012-07-16 |
公开(公告)号: | CN202663382U | 公开(公告)日: | 2013-01-09 |
发明(设计)人: | 黄磊;马杰;尹莉 | 申请(专利权)人: | 中科芯集成电路股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 江苏英特东华律师事务所 32229 | 代理人: | 周晓东 |
地址: | 214072 江苏省无*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 压控振荡器 自动 频率 校准 电路 | ||
技术领域
本实用新型涉及一种自动频率校准(AFC)电路,特别涉及一种应用于压控振荡器(VCO)的自动频率校准电路。
背景技术
在宽带VCO电路中普遍使用开关电容阵列的方式来实现宽的频率覆盖,不同的频段对应于不同的开关电容阵列,因此有必要根据VCO输出频率的需要来自动选择相应的开关电容阵列,也就是自动频率校准。目前,普遍采用的是闭环自动频率校准电路,它的工作方式是在锁相环闭环工作的前提下来完成的,每一次判断之前锁相环需重新锁定一次,所以这种频率校准方式将耗费很长时间来完成一次频率校准,这将对锁相环的锁定时间产生很大影响。
实用新型内容
本实用新型的目的是实现一种能够应用于VCO的自动频率校准电路,以克服现有技术中闭环自动频率校准电路的不足。
为了实现本实用新型的发明目的,通过采用如下技术方案来实现:
一种应用于压控振荡器的自动频率校准电路,包括模拟部分的M分频器,以及数字部分的计数器、乘法器、比较器、编码器、二分频器;其中M分频器对从VCO输入的输出信号进行M分频,分频后的信号输出给计数器,同时二分频器输入一个参考信号,计数器在二分频器输出信号的高电平时间内,对分频后信号的上升沿进行计数,这个计数值通过乘法器进行乘M操作后输出给比较器,然后比较器将这个乘M后的计数值与外部输入的频道设置值进行比较,再将比较的结果输出给编码器,编码器根据这个结果来调整VCO开关电容阵列的控制字信号,进而去调整VCO输出信号的输出频率,这样形成一个反馈,实现对VCO频率的自动校准。
所述计数器有三个输入端A1、EN1、RST,其中输入端A1与M分频器的输出端相连;输入端EN1和RST与二分频器的输出端相连。
所述乘法器有两个输入端A2、EN2,其中输入端A2与计数器的输出端相连;输入端EN2与二分频器的输出端相连。
所述比较器有三个输入端A3、EN3、B,其中输入端A3与乘法器的输出端相连;输入端EN3与二分频器的输出端相连;输入端B是外部输入,输入频道设置值进行比较。
所述编码器有两个输入端A4、EN4,其中输入端A4与比较器的输出端相连;输入端EN4与二分频器的输出端相连;编码器的输出端输出控制字信号,为AFC电路的最终输出,其与VCO的开关电容阵列控制端相连。
本实用新型的有益效果在于:克服了由于工艺、电源电压和温度等影响而造成的手动校准频率带来的不准确、不稳定,防止了这种原因造成的VCO频率变化对整个锁相环电路的影响;同时,由于是在锁相环开环工作下完成的,又克服了闭环自动频率校准电路较长的校准时间对整个锁相环电路锁定时间的影响,大大节省了频率校准的时间。
附图说明
图1是本实用新型的自动频率校准电路应用在锁相环电路中的结构示意图;
图2是本实用新型应用于压控振荡器的自动频率校准电路的结构示意图;
图3是本实用新型应用于压控振荡器的自动频率校准电路的工作流程图。
其中,图1、图2的符号说明如下:
1、AFC电路,11、M分频器,12、计数器,13、乘法器,14、比较器,15、编码器,16、二分频器,2、鉴频鉴相器,3、电荷泵,4、滤波器,5、VCO,6、N分频器;FREF、参考信号,?FREF、参考频率,FVCO、输出信号,?FVCO、输出频率,C<3:0>、控制字信号,HE、高电平使能,LE、低电平使能,N、频道设置值,VDD、电源电压。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科芯集成电路股份有限公司,未经中科芯集成电路股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220341457.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种缓降器组件
- 下一篇:一种防打折神经阻滞留置导管针