[实用新型]一种基于龙芯2F CPU的VME机箱控制器有效
申请号: | 201220370283.5 | 申请日: | 2012-07-27 |
公开(公告)号: | CN202694228U | 公开(公告)日: | 2013-01-23 |
发明(设计)人: | 庄建;朱科军;初元萍;金大鹏;胡磊;顾旻皓 | 申请(专利权)人: | 中国科学院高能物理研究所 |
主分类号: | G06F1/16 | 分类号: | G06F1/16 |
代理公司: | 隆天国际知识产权代理有限公司 72003 | 代理人: | 张龙哺;冯志云 |
地址: | 100049 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 cpu vme 机箱 控制器 | ||
1.一种基于龙芯2F CPU的VME机箱控制器,其特征在于,包括:龙芯2F CPU(1)、DDR2内存模块(2)、VME总线接口模块(3)、千兆网络模块(4)、SATA硬盘接口模块(5)、复位管理电路(6)、系统时钟源与PCI时钟源(7)、电源模块(8)、固件FLASH电路(9)、实时时钟(10)、I2C总线接口电路(11)和串口以及外设(12),其中,
所述的龙芯2F CPU通过PCI总线(13)与所述的千兆网络模块(4)、所述的SATA硬盘接口模块(5)和VME总线接口模块(3)相连接;
所述的实时时钟(10)、所述的I2C总线接口电路(11)以及所述的串口及外设通过LOCAL_IO接口(14)与所述的龙芯2F CPU(1)相连接;
所述的龙芯2F CPU(1)通过所述的VME总线接口模块(3)与VME总线接插件相耦合。
2.如权利要求1所述的VME机箱控制器,其特征在于:所述的DDR2内存模块(2)包括SO-DIMM内存插槽及DDR2内存条,DDR2内存条通过SO-DIMM内存插槽与所述的龙芯2F CPU(1)相连接。
3.如权利要求1所述的VME机箱控制器,其特征在于:所述的VME机箱控制器通过自身的VME总线接插件插在VME机箱中。
4.如权利要求1所述的VME机箱控制器,其特征在于:所述的VME机箱控制器采用VME 6U外形设计。
5.如权利要求1所述的VME机箱控制器,其特征在于:所述的VME总线接口模块(3)包括:PCI-VME总线桥,VME总线驱动电路,接插件,PCI总线电压转换电路,其中PCI-VME总线桥通过PCI总线电压转换电路与PCI总线(13)相连接,通过VME总线驱动电路与VME总线接插件相连接。
6.如权利要求1所述的VME机箱控制器,其特征在于:所述的千兆网络模块(4)包括网络控制器、隔离变压器、RJ45接口,网络控制器与PCI总线(13)直接相连接,通过隔离变压器与RJ45接口相连接。
7.如权利要求1所述的VME机箱控制器,其特征在于:所述VME机箱控制器通过跳线配置所述的系统时钟源和PCI时钟源(7)的频率。
8.如权利要求1所述的VME机箱控制器,其特征在于:所述复位管理电路(6)的输入有电压就绪信号,手动复位信号,软件复位信号和通过跳线选 择的VME总线复位信号。
9.如权利要求7所述的VME机箱控制器,其特征在于:所述的系统时钟源与PCI时钟源(7)中的系统时钟源负责给CPU提供系统时钟、DDR2内存控制器的时钟信号;PCI时钟源负责给所述的龙芯2F CPU(1)的PCI控制器以及各个PCI设备提供相位同步的时钟信号。
10.如权利要求7所述的VME机箱控制器,其特征在于:所述的SATA硬盘接口模块(5)包括SATA接口电路,硬盘供电电路,硬盘保护电路,SATA接插件,SATA接口电路与PCI总线(13)直接相连,SATA接口电路与硬盘供电电路通过硬盘保护电路与SATA接插件相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院高能物理研究所,未经中国科学院高能物理研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220370283.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种制备草甘膦的方法
- 下一篇:一种脱苄合成d‑生物素的改进方法