[实用新型]基于LMS算法校正数字直放站带内平坦度的系统有效

专利信息
申请号: 201220380800.7 申请日: 2012-08-02
公开(公告)号: CN202978936U 公开(公告)日: 2013-06-05
发明(设计)人: 郝禄国;杨建坡;郑辉明;余嘉池;杨舜君;曾文彬 申请(专利权)人: 奥维通信股份有限公司
主分类号: H04B7/155 分类号: H04B7/155
代理公司: 广州嘉权专利商标事务所有限公司 44205 代理人: 蒋康铭
地址: 110179 辽*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基于 lms 算法 校正 数字 直放站带内 平坦 系统
【说明书】:

技术领域

实用新型涉及通信领域,特别是一种基于LMS自适应算法校正数字直放站带内平坦度的系统。

背景技术

由于数字直放站的零器件存在一致性差的问题,因而数字直放站经常会出现带内平坦度不一致的现象,这种带内平坦度不一致需要通过某种手段予以校正。现有的校正方案主要是通过硬件调试,即不断更改数字直放站的零器件中电阻和电容的值来实现平坦度的校正。但是这种校正方案需要使用不同参数值的元器件,因而增加了生产调试人员的工作量,降低了调试人员的工作效率,同时也导致了元器件的浪费。

实用新型内容

为了解决上述的技术问题,本实用新型提供了一种基于LMS自适应算法校正数字直放站带内平坦度的系统。

本实用新型为解决其技术问题所提出的技术方案为:

一种基于LMS算法校正数字直放站带内平坦度的系统,包括模数转换模块、数模转换模块和FPGA模块,模数转换模块的输出端连接到FPGA模块的输入端,FPGA模块的输出端连接到数模转换模块的输入端,数模转换模块的输出端连接到模数转换模块的输入端,所述FPGA模块包含平坦度校正模块和数字信号处理模块。

进一步,所述数模转换模块的输出端同模数转换模块的输入端通过射频耦合连接。

进一步,所述数字信号处理模块包括数字下变频模块,数字下变频模块依次连接有抽取滤波模块、第一补偿滤波器模块、双位开关、基带处理模块、内插滤波模块和数字上变频模块;数字下变频模块的输入端与模数转换模块的输出端连接;数字上变频模块的输出端与数模转换模块的输入端连接;双位开关的公共端连接基带处理模块的输入端,双位开关的非公共端的一端连接第一补偿滤波器模块的输出端。

进一步,所述平坦度校正模块包括LMS算法模块、训练序列模块和EPROM模块;所述LMS算法模块的第一输入端连接抽取滤波模块的输出端,LMS算法模块的第二输入端连接训练序列模块的输出端,LMS算法模块的输出端连接EPROM模块的输入端;EPROM模块的输出端连接第一补偿滤波器模块;训练序列模块的输出端还与所述双位开关非公共端的另一端相连接。

进一步,所述LMS算法模块包括信道估计模块、第二补偿滤波器模块和减法器;信道估计模块的第一输入端和第二补偿滤波器模块的第一输入端以及抽取滤波模块的输出端相连接,信道估计模块的第二输入端连接减法器的输出端,第二补偿滤波器模块的第二输入端连接信道估计模块的输出端,减法器的第一输入端与第二补偿滤波器模块的输出端连接,减法器的第二输入端与训练序列模块的输出端连接,信道估计模块的输出端还与EPROM模块的输入端连接。

本实用新型的有益效果是:本实用新型的基于LMS算法校正数字直放站带内平坦度的系统,设计有平坦度校正模块,该模块中的训练序列模块产生的训练序列经过一系列变换后,在LMS算法模块的作用下产生一个补偿滤波器系数,通过该补偿滤波系数对第一补偿滤波器模块的校正就可以实现直放站的带内平坦度的校正。避免了使用当前方案中的硬件调试方法,即通过不断更改电阻和电容值来实现平坦度的校正,从而减少了调试人员的工作量,增加了调试人员的工作效率,同时节约了元器件的使用。

附图说明

下面结合附图和实施例对本实用新型作进一步说明。

图1是基于LMS自适应算法校正数字直放站带内平坦度的系统的结构框图;

图2是FPGA模块的内部结构框图;  

图3是LMS算法模块的内部结构框图。

附图标记:

1.模数转换模块,2.数模转换模块,3. FPGA模块,4.平坦度校正模块,5.数字信号处理模块,6. 数字下变频模块,7.抽取滤波模块,8.第一补偿滤波器模块,9.双位开关,10.基带处理模块,11.内插滤波模块,12.数字上变频模块,13.LMS算法模块,14.训练序列模块;15.EPROM模块;16.信道估计模块,17.第二补偿滤波器模块,18. 减法器。

具体实施方式

为方便下文的描述,首先给出一些基本名字的定义:

LMS算法 (Least Mean Square算法):最小均方算法;

EPROM(Erasable Programmable Read-Only Memory): 可擦除可编程的只读内存;

FPGA(Field Programmable Gate Array):现场可编程门阵列。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于奥维通信股份有限公司,未经奥维通信股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220380800.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top