[实用新型]一种基于谐振保护的异或门电路结构有效

专利信息
申请号: 201220424254.2 申请日: 2012-08-25
公开(公告)号: CN202798667U 公开(公告)日: 2013-03-13
发明(设计)人: 王艳 申请(专利权)人: 成都方拓科技有限公司
主分类号: H03K19/21 分类号: H03K19/21
代理公司: 暂无信息 代理人: 暂无信息
地址: 610000 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 谐振 保护 门电路 结构
【说明书】:

技术领域

实用新型涉及一种电路结构,具体是指一种基于谐振保护的异或门电路结构。

背景技术

目前,人们在生活中会用到各种电子设备,而大多数的电子设备中都具有异或门电路,以通过识别高、底电平来对电子设备进行控制。但目前市面上的异或门电路均不具有谐振保护功能,因此当输入的电压出现大量的电泳时,不仅会极大的影响到异或门电路的正常使用,而且还会减少异或门电路的使用寿命。

实用新型内容

本实用新型的目的在于克服目前的异或门电路不具有谐振保护功能的缺陷,提供一种基于谐振保护的异或门电路结构。

本实用新型通过以下技术方案来实现:一种基于谐振保护的异或门电路结构,主要由两个相互连接的异或门集成芯片U1和异或门集成芯片U2,与异或门集成芯片U1和异或门集成芯片U2的输入端均相连接的电阻R,以及与异或门集成芯片U1和异或门集成芯片U2的输出端相连接的谐振保护电路组成。

所述的谐振保护电路由场效应晶体管Q,一端与场效应晶体管Q的栅极相连接、另一端依次经电容C2、电容C4后与场效应晶体管Q的漏极相连接的电容C1,串接在电容C1与电容C2的连接点与场效应晶体管Q的漏极之间的电容C3,以及与电容C4相并联的电感L组成。所述异或门集成芯片U1的输出端与电容C1和电容C2的连接点相连接,异或门集成芯片U2的输出端则与电容C2与电容C4的连接点相连接。

为了较好的实现本实用新型,所述电阻R的阻值为4.7 KΩ,所述的电容C1、电容C2、电容C3及电容C4均为高压贴片电容。

本实用新型与现有技术相比,具有以下优点及有益效果:

(1)本实用新型能彻底解决传统的异或门电路不具有谐振保护功能的缺陷。

(2)本实用新型整体性能非常稳定,功耗较低,利于推广和使用。

(3)本实用新型不仅制作成本较为低廉,而且其体积非常小。

附图说明

图1为本实用新型的电路结构示意图。

具体实施方式

下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。

实施例

如图1所示,本实用新型的电路结构包括异或门集成芯片U1、异或门集成芯片U2,电阻R和谐振保护电路。其中,电阻R分别与异或门集成芯片U1和异或门集成芯片U2的任一个输入端相连接,谐振保护电路则分别与异或门集成芯片U1和异或门集成芯片U2的输出端相连接。

所述的谐振保护电路由场效应晶体管Q,一端与场效应晶体管Q的栅极相连接、另一端依次经电容C2、电容C4后与场效应晶体管Q的漏极相连接的电容C1,串接在电容C1与电容C2的连接点与场效应晶体管Q的漏极之间的电容C3,以及与电容C4相并联的电感L组成。

其中,异或门集成芯片U1的输出端与电容C1和电容C2的连接点相连接,异或门集成芯片U2的输出端则与电容C2与电容C4的连接点相连接。考虑到实际的运行情况,本实施例中的电阻R的阻值优先为4.7 KΩ,而电容C1、电容C2、电容C3及电容C4均采用高压贴片电容,以确保其使用效果。

如上所述,便可较好的实现本实用新型。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都方拓科技有限公司,未经成都方拓科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220424254.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top