[实用新型]双架构计算机系统有效
申请号: | 201220443981.3 | 申请日: | 2012-08-31 |
公开(公告)号: | CN202838324U | 公开(公告)日: | 2013-03-27 |
发明(设计)人: | 颜军;蒋晓华;董文岳 | 申请(专利权)人: | 北京欧比特控制工程研究院有限公司 |
主分类号: | G06F15/76 | 分类号: | G06F15/76;G06F13/40 |
代理公司: | 广东秉德律师事务所 44291 | 代理人: | 杨焕军;闫有幸 |
地址: | 100044 北京市西城*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 架构 计算机系统 | ||
1.一种双架构计算机系统,其特征在于,包括主控计算机模块、图像处理模块、时序输出模块、输入输出模块、总线模块及二次电源模块;主控计算机模块、图像处理模块、时序输出模块、输入输出模块通过总线模块通信连接;二次电源模块通过总线模块为主控计算机模块、图像处理模块、时序输出模块、输入输出模块提供工作电源。
2.根据权利要求1所述的双架构计算机系统,其特征在于:所述二次电源模块包括±15V电源转换单元及+5V电源转换单元,分别用于将28V的直流输入电源隔离变换,输出±15V电源及+5V电源到所述总线模块。
3.根据权利要求1所述的双架构计算机系统,其特征在于:所述主控计算机模块包括SOC处理器及SOC处理器外围的复位电路、电源电路、FLASH存储器、SRAM、时钟电路、RS232通讯电路。
4.根据权利要求1所述的双架构计算机系统,其特征在于:所述图像处理模块包括LVDS串并转换模块、FPGA芯片、SRAM、五块DSP芯片及DPRAM;LVDS串并转换模块、SRAM及五块DSP芯片均与FPGA芯片连接,DSP芯片通过DPRAM与背板总线模块连接。
5.根据权利要求1所述的双架构计算机系统,其特征在于:所述时序输出模块包括逻辑译码电路及与逻辑译码电路连接的24路固体继电器。
6.根据权利要求1所述的双架构计算机系统,其特征在于:所述模拟量输入输出模块包括:8路D/A输出电路和放大器电路,以及9路A/D输出电路和采样保持电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京欧比特控制工程研究院有限公司,未经北京欧比特控制工程研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220443981.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:远程同步翻译系统
- 下一篇:一种基于USB总线的鼠标扩展系统