[实用新型]一种嵌入式系统综合实验平台有效

专利信息
申请号: 201220509400.1 申请日: 2012-09-27
公开(公告)号: CN202855155U 公开(公告)日: 2013-04-03
发明(设计)人: 柴钰;尚长春;张肖波;安静宇 申请(专利权)人: 西安科技大学
主分类号: G09B23/18 分类号: G09B23/18
代理公司: 西安创知专利事务所 61213 代理人: 谭文琰
地址: 710054 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 嵌入式 系统 综合 实验 平台
【说明书】:

技术领域

实用新型属于实验设备技术领域,尤其是涉及一种嵌入式系统综合实验平台。

背景技术

随着计算机技术和半导体技术的迅猛发展,单片机等嵌入式微控制器在各个领域取得了广泛的应用。目前ARM微处理器和FPGA微处理器已广泛应用于无线产品、PDA、GPS、消费电子、汽车电子、工业控制、医疗产品、智能卡等领域。传统的ARM实验箱和FPGA实验箱是独立设置的,没有既能进行ARM学习,又能进行FPGA学习的综合实验箱,而且传统的ARM实验箱和FPGA实验箱是将所有的模块集合在一块电路板上,在学生进行实验时只需根据实验手册进行简单操作即可,也只能将自己编好的程序加载到ARM微处理器或FPGA微处理器上进行实验,学生只会对程序进行修改,但不能很好的了解硬件电路的连接关系,也不能很好地理解软件和硬件之间的联系,所以不利于掌握这门技术,也不利于学生实际动手能力的培养。

实用新型内容

本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种嵌入式系统综合实验平台,其结构简单,设计合理,接线方便,使用灵活方便,有利于学生迅速掌握当前飞速发展的ARM微处理器和FPGA微处理器技术,实现成本低且使用效果好,便于推广使用。

为解决上述技术问题,本实用新型采用的技术方案是:一种嵌入式系统综合实验平台,其特征在于:包括ARM最小系统、FPGA最小系统、总线接口、输入设备、输出设备和为各用电单元供电的电源电路,所述ARM最小系统包括ARM微处理器以及与ARM微处理器相接的第一晶振电路、第一复位电路、第一JTAG接口电路和第一测试电路;所述FPGA最小系统包括FPGA微处理器以及与FPGA微处理器相接的第二晶振电路、第二复位电路、第二JTAG接口电路、ASP接口电路和第二测试电路;所述总线接口包括与ARM微处理器相接的以太网接口和串行总线接口,以及与FPGA微处理器相接的CAN总线接口;所述输入设备包括与ARM微处理器的输入端相接的第一4×4矩阵键盘和与FPGA微处理器的输入端相接的第二4×4矩阵键盘;所述输出设备包括与ARM微处理器的输出端相接的数码管和点阵式液晶显示器,以及与FPGA微处理器的输出端相接的VGA显示器。

上述的一种嵌入式系统综合实验平台,其特征在于:所述ARM微处理器为ARM Cotex-M3微处理器。

上述的一种嵌入式系统综合实验平台,其特征在于:所述FPGA微处理器为Cyclone系列的FPGA器件。

上述的一种嵌入式系统综合实验平台,其特征在于:所述FPGA微处理器为芯片EP1C3T144C8N。

上述的一种嵌入式系统综合实验平台,其特征在于:所述第一测试电路和第二测试电路均为LED灯。

上述的一种嵌入式系统综合实验平台,其特征在于:所述电源电路上连接有USB接口。

上述的一种嵌入式系统综合实验平台,其特征在于:所述数码管和点阵式液晶显示器均通过IDC10连接线与ARM微处理器的输出端相接。

上述的一种嵌入式系统综合实验平台,其特征在于:所述VGA显示器通过IDC10连接线与FPGA微处理器的输出端相接。

本实用新型与现有技术相比具有以下优点:

1、本实用新型电路结构简单,设计合理,接线方便。

2、本实用新型既可以加工成成品直接提供给学生使用,也可以制作成开发板套件提供给学生学习使用,开发板套件由本实用新型的电路图、印制好的PCB板和PCB板上需要焊接的元器件构成,使用灵活方便。

3、使用本实用新型进行实验,学生既能够掌握ARM和FPGA嵌入式系统的电路连接,又能够掌握ARM和FPGA编程,能够很好的了解硬件电路的连接关系以及软件和硬件之间的联系,有利于学生迅速掌握当前飞速发展的ARM微处理器和FPGA微处理器技术,也利于学生实际动手能力的培养。

4、本实用新型的实用性强,较之传统的实验箱实现成本低且使用效果好,便于推广使用。

综上所述,本实用新型结构简单,设计合理,接线方便,使用灵活方便,有利于学生迅速掌握当前飞速发展的ARM微处理器和FPGA微处理器技术,实现成本低且使用效果好,便于推广使用。

下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。

附图说明

图1为本实用新型的电路原理框图。

附图标记说明:

1—ARM最小系统;        1-1—ARM微处理器;    1-2—第一晶振电路;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安科技大学,未经西安科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220509400.1/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top