[实用新型]触摸面板传感器有效
申请号: | 201220539000.5 | 申请日: | 2012-10-19 |
公开(公告)号: | CN202995688U | 公开(公告)日: | 2013-06-12 |
发明(设计)人: | 长田润枝;梨木智刚 | 申请(专利权)人: | 日东电工株式会社 |
主分类号: | G06F3/044 | 分类号: | G06F3/044 |
代理公司: | 北京林达刘知识产权代理事务所(普通合伙) 11277 | 代理人: | 刘新宇;李茂家 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 触摸 面板 传感器 | ||
技术领域
本发明涉及触摸面板传感器。
背景技术
近年来,触摸面板传感器的需求大幅增大,与之相伴地提出了各种触摸面板传感器。特别是提出了多种电容型触摸面板传感器,例如,专利文献1中公开了将形成有下部电极图案的下部基板、第一粘合剂层、形成有上部电极图案的上部基板、第二粘合剂层、和表面构件(也称为保护玻璃(cover lens))依次层叠而成的电容型触摸面板传感器。
现有技术文献
专利文献
专利文献1:日本特开2011-170511号公报
发明内容
发明要解决的问题
然而,如上所述的触摸面板传感器中存在如下问题。即,使用薄的薄膜作为上部基板时,有透明电极的部分与无透明电极的部分的薄膜的收缩行为不同,因此有时产生波纹(waviness)。对这种波纹而言,例如,形成高度30nm的透明电极图案时,有透明电极的部分与无透明电极的部分产生约1.5μm的高低差,存在作为产品的外观性状大大降低的问题。
本发明是为了解决上述问题而完成的,其目的在于,提供能够减小形成有透明电极图案的薄膜中产生的波纹的电容型触摸面板传感器。
用于解决问题的方案
本发明的触摸面板传感器具备第一薄膜、形成于前述第一薄膜上的第一透明电极图案、以覆盖前述第一透明电极图案的方式层叠于前述第一薄膜上的第一粘接层、层叠于前述第一粘接层上的第二薄膜、层叠于前述第二薄膜上的第二粘接层、层叠于前述第二粘接层上的第三薄膜、和形成于前述第三薄膜上的第二透明电极图案;由前述第二薄膜与前述第二粘接层的总厚度Da和前述第一透明电极图案与前述第二透明电极图案的距离Db规定的Da/Db为0.5~0.9。
根据该结构,第二薄膜隔着第二粘接层支撑层叠有第二透明电极图案的第三薄膜,因此,即使第三薄膜的厚度小时,也能够减小透明电极图案形成时产生的波纹。另外,由第二薄膜与第二粘接层的总厚度Da和第一透明电极图案与第二透明电极图案的距离Db规定的Da/Db设为0.5~0.9,因此,即使第三薄膜的厚度小,也能适度地保持Db的距离,因此能够提高触摸面板传感器的触摸灵敏度。即,波纹的减少和触摸灵敏度的提高能够兼得。需要说明的是,Da/Db不足0.5时,由于波纹,有时有透明电极的部分与无透明电极的部分的高低差为0.7μm以上,有以产品性状来看无法采用的担心。
上述触摸面板传感器中,优选Da为50~240μm。
另外,上述触摸面板传感器中,优选Db为100~300μm。
上述触摸面板传感器中,还可以具备以覆盖第二透明电极图案的方式层叠于第三薄膜上的第三粘接层、和层叠于该第三粘接层上的保护层。
发明的效果
根据本发明的触摸面板传感器,能够减小形成有透明电极图案的薄膜中产生的波纹。
附图说明
图1为本发明的一个实施方式的触摸面板传感器的剖视图。
图2为表示实施例中波纹的测定的示意图,其中,实施例1~3中,薄膜层叠体包含第二薄膜、第二粘接层、第三薄膜,比较例中,薄膜层叠体包含第三薄膜。
附图标记说明
1第一薄膜
11第一粘接层
2第二薄膜
21第二粘接层
3第三薄膜
31第三粘接层
10第一透明电极图案
20第二透明电极图案
4保护玻璃(保护层)
具体实施方式
r高低差
s透明电极图案
t薄膜层叠体
以下,参照附图对本发明的触摸面板传感器的一个实施方式进行说明。图1为该触摸面板传感器的剖视图。需要说明的是,以下,为了便于说明,将图1的上侧作为“上”、下侧作为“下”而进行说明,各构件的配置位置、朝向等不限定于此。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日东电工株式会社,未经日东电工株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220539000.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型滑块监控机构
- 下一篇:一种组合式节能油缸