[实用新型]轨道道口设备运行状态记录仪有效
申请号: | 201220634364.1 | 申请日: | 2012-11-27 |
公开(公告)号: | CN202956808U | 公开(公告)日: | 2013-05-29 |
发明(设计)人: | 蔡小勇;雷杨;宋超 | 申请(专利权)人: | 沈阳铁路信号有限责任公司 |
主分类号: | G07C5/00 | 分类号: | G07C5/00 |
代理公司: | 沈阳科威专利代理有限责任公司 21101 | 代理人: | 王勇 |
地址: | 110025 辽*** | 国省代码: | 辽宁;21 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 轨道 道口 设备 运行 状态 记录仪 | ||
技术领域
本实用新型涉及一种轨道如铁路和地铁道口中的信号设备运行状态记录仪,具体说是一种记录道口信号设备运行状态的系统。
背景技术
道口信号设备是保证铁路道口安全和铁路运输大动脉畅通的重要设备,目前现有的室外设备工作都需要人工操作控制,通过记录各设备的操作状态可以查找和还原错误操作导致的道口事故原因。现有的道口信号设备监测系统,存在成本过高不能覆盖所有道口,导致出现事故后信号设备运行状态无法查找、还原等因素,所以使用道口信号设备时,考虑到没有安装道口信号设备监测系统,不能给铁路事故责任判定提供可靠的举证材料,给责任事故带来误判。
发明内容
为解决上述技术问题,本实用新型的目的是提供一种轨道道口设备运行状态记录仪。
本实用新型的目的是这样实现的:它以CPU电路为核心,采集电路、USB通信电路、串口通信电路、存储部分和时间管理芯片连接在CPU电路上,具体是:CPU通过数据总线与采集电路相连,向采集电路发出电路检测信号,实时处理采集电路采集到的状态信息;CPU电路通过SPI总线与存储部分相连,实现数据的存储和读取功能;存储部分为FLASH存储器和铁电存储器两个存储器,这两个存储器分别独立运行互不干扰;CPU电路通过SPI总线与USB通信电路相连,实现USB对记录仪的配置、读取存储数据以及时间校正功能;USB通信电路具有为FLASH存储器提供工作电源3.3 V的功能,USB通信电路的SPI总线同时与FLASH存储器的SPI总线相连,实现系统掉电或ARM芯片故障时的数据读取功能;CPU电路通过与串口通信电路相连,实现串口对记录仪的配置、读取数据以及时间校正功能;CPU电路通过与日期管理芯片相连,实现实时时间的读取和校正功能,保证存储的数据时间准确。
与现有技术相比,本实用新型的积极效果是:
1、它的数据存储系统采用双存储器存储并且外部操作不能修改存储器内的数据,具有“黑盒子”功能,可以有效保证原始数据的有效性。并且可以在系统没有电源输入的情况下读取存储数据,便于原始数据的拷取。
2、现有道口信号设备监测系统,成本高、系统复杂不利于覆盖有所道口;本发明具有成本低、系统简单便于操作和针对不同道口现状安装和使用。
附图说明
图1是本实用新型的原理框图。
图2是采集部分的框图。
图3是UBS通信电路框图,
图4-8构成了本实用新型总体的电原理图,其中,
图4是CPU和时间管理芯片部分的电原理图。
图5是采集部分的电原理图。
图6是USB通信电路的电原理图。
图7是串口通信电路的电原理图。
图8是存储部分的电原理图。
具体实施方式
如图1所示,本实用新型以ARM芯片为核心元件,通过与其他各个部分之间的协作实现记录仪所有功能。ARM芯片向采集电路发出电路检测信号,并通过数据总线与采集电路相连,实时处理采集电路采集到的状态信息。ARM芯片通过SPI总线与存储部分相连,实现数据的存储和读取功能,存储部分为FLASH存储器和铁电存储器两个存储器,这两个存储器分别独立运行互不干扰。ARM芯片通过SPI总线与USB通信电路相连,实现USB对记录仪的配置、读取存储数据以及时间校正功能;USB通信电路具有为FLASH存储器提供工作电源3.3 V的功能,USB通信电路的SPI总线同时与FLASH存储器的SPI总线相连,实现系统掉电或ARM芯片故障时的数据读取功能。ARM芯片通过与串口通信电路相连,实现串口对记录仪的配置、读取数据以及时间校正功能。ARM芯片通过与日期管理芯片相连,实现实时时间的读取和校正功能,保证存储的数据时间准确。
具体工作方式如下所述:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于沈阳铁路信号有限责任公司,未经沈阳铁路信号有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220634364.1/2.html,转载请声明来源钻瓜专利网。