[发明专利]具有高分辨率相位对准的DTC系统在审
申请号: | 201280016467.4 | 申请日: | 2012-12-20 |
公开(公告)号: | CN103444084A | 公开(公告)日: | 2013-12-11 |
发明(设计)人: | M.肖尔茨 | 申请(专利权)人: | 英特尔德国有限责任公司 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/82 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 王岳;马永利 |
地址: | 德国诺*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 高分辨率 相位 对准 dtc 系统 | ||
一些实施例涉及包括数字到时间转换器(DTC)的发射布置,所述数字到时间转换器(DTC)具有参考发生器以及耦合到其第一和第二输入端子的调制发生器。反馈路径耦合在DTC转换器的输出端子和DTC的第二输入端子之间,所述反馈路径包括相位和/或频率测量块以及相位和/或频率校正块。反馈路径能够帮助确定相位或频率校正字,所述相位或频率校正字能够被应用于由调制发生器所提供的调制控制字,以在调制控制字到达DTC之前以对调制控制字进行调谐或校正。发射布置以这种方式促进极其准确的相位对准并且有助于实现极其准确的信号发射。
技术领域
本发明涉及数字到时间转换器(DTC),并且更特别地涉及具有高分辨率相位对准的DTC系统。
背景技术
数字到时间转换器(DTC)是将数字位流转化为流出波形的电子电路。例如,典型的DTC将逻辑“1”和“0”的数字位流转换成流出波形,以使得波形的频率和/或相位在时间方面变化以反映流入数字位流的位样式(bit-pattern)。
尽管DTC被广泛使用,但是现存的DTC遭受数个缺陷。例如,一些DTC没有实现包含在流入数字信号中的相位和流出波形的相位之间的高分辨率相位对准。其它DTC依靠复杂的模拟电路,其可能在芯片上需要大的区域并且可能消耗显著的功率。为了限制这些和其它的缺陷,发明人已经设想了具有高分辨率相位对准的改进的DTC系统,如本文所述。
发明内容
根据本发明的一个方面,提出了一种发射布置,其包括:数字到时间转换器(DTC),其包括第一和第二DTC输入端子和输出DTC端子;参考信号发生器,其耦合到第一DTC输入端子;调制发生器,其耦合到第二DTC输入端子;发射路径,其耦合到输出DTC端子;以及反馈路径,其将输出DTC端子耦合到第二输入DTC端子。
根据本发明的另一个方面,提出了一种相位对准电路,其包括:参考信号发生器,其用于提供参考信号;数字到时间转换器(DTC),其包括:若干个延迟元件,其被串联布置并且对参考信号进行相继延迟以分别提供若干个相继延迟信号;选择块,其被配置成选择相继延迟信号的脉冲或边沿的不同组合以生成DTC信号,所述DTC信号被期望依赖于已经被选择的脉冲或边沿来及时改变其频率。相位对准电路还包括:相位或频率测量块,其用于及时测量DTC信号的频率;以及相位对准块,其用于存储脉冲或边沿的不同组合及其对应的测量的频率供以后使用。
根据本发明的还有另一个方面,提出了一种相位对准电路,其包括:数字到时间转换器(DTC),其包括第一和第二DTC输入端子以及输出DTC端子;复用器,其包括:第一输入端子、第二输入端子、和输出端子,其中复用器的输出端子耦合到第二DTC输入端子;反馈路径,其将输出DTC端子耦合到复用器的第二输入端子。
附图说明
图1是图示遭受一些缺陷的发射布置的框图。
图2图示根据一些实施例的利用高分辨率相位对准电路的发射器。
图3图示根据一些实施例的高分辨率相位对准电路。
图4图示根据一些实施例的高分辨率相位对准电路。
图5是根据一些实施例的图示对于高分辨率相位对准电路能够如何实行校准的一个示例的波形图。
图6是图示根据一些实施例的诸如例如移动电话之类的计算设备的框图。
图7是图示根据一些实施例的无线网络的框图。
图8是根据一些实施例的频率计数器的框图。
具体实施方式
现将参考附图来描述本发明的一个或多个实现方式,其中相同的参考数字由始至终用于指代相同的元件。图不必按比例绘制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔德国有限责任公司,未经英特尔德国有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201280016467.4/2.html,转载请声明来源钻瓜专利网。