[发明专利]信号传输接口电路在审
申请号: | 201310079958.X | 申请日: | 2013-03-13 |
公开(公告)号: | CN104052453A | 公开(公告)日: | 2014-09-17 |
发明(设计)人: | 林英儒 | 申请(专利权)人: | 联咏科技股份有限公司 |
主分类号: | H03K19/0175 | 分类号: | H03K19/0175 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 臧建明 |
地址: | 中国台湾新竹科学工*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 传输 接口 电路 | ||
技术领域
本发明是有关于一种信号传输接口电路,可以用于有线通信系统。
背景技术
在有线传输的应用中,传统的平行式接收器电路接口利用放大电路将小振幅的电压信号放大至数字振幅。一个平行式接收器需要一组放大器来放大时脉信号与多个放大器来放大数据信号。
图1示出传统的平行式接口电路示意图。参阅图1,要被传送的小信号包括时脉信号clk以及多个输入数据信号,以data1、data2、…、data n标示。在接口电路后续的电路需要较高的电压振幅。对于这些小信号的时脉信号clk以及多个输入数据信号data1、data2、…、data n,传统方式需要在每一个路径上都配置一个大电路100_0、100_1、…、100_n,以放大这些小信号成为输出时脉信号CLK,以及多个输出数据信号,以DATA1、DATA2、…、DATA n标示。
在此传统的平行式接口电路,其总和的功率消耗与面积由数据信号的数目而定,但是每一个数据信号的路径上都会使用一个放大电路。放大电路在操作的时候有静态电流产生的多余功率消耗。此外,在有线传输的应用中,因为发射端信号的不确定性,包括振幅大小、信号品质、共模电压高低等因素,其接受端的放大电路必须要顾虑到很宽的输入共模电压与高操作频率与增益,所以必须是一个高增益、高频宽又大输入范围的设计,这样的设计,也会导致较大的功率消耗。
发明内容
本发明一实施范例提供一种信号传输接口电路,可以减少功率消耗,另外也可以减少电路面积。
本发明一实施范例提供一种信号传输接口电路,包括一放大电路、一去延迟电路、以及一锁存单元。放大电路接收一输入时脉信号,经放大后输出一输出时脉信号。去延迟电路接收该输出时脉信号,移除一延迟时间后,输出一去延迟时脉信号当作一触发信号。锁存单元包含多个取样电路,分别对应接收多个输入数据信号,该些取样电路接受该触发信号的控制对该些输入数据信号取样而输出多个输出数据信号。该些输出数据信号的电压振幅比该输入数据信号的电压振幅大,且符合一后续电路所要求的电压振幅。
本发明提供一种信号传输接口电路,包括一放大电路、一去延迟电路、一边缘检测电路、一多工器、以及一锁存单元。放大电路接收一输入时脉信号,经放大后输出一输出时脉信号。去延迟电路接收该输出时脉信号,移除一延迟时间后,输出一去延迟时脉信号。延迟电路接收该输出时脉信号,且根据该输出时脉信号产生一组参考时脉,包含第一个至第n个时脉信号,n为n≥2的正整数。该第二个至该第n个时脉信号的每一个相对该第一个时脉信号分别有不同的一延迟时间,该延迟时间不超过一个时脉周期。边缘检测电路接收该组参考时脉,决定该组参考时脉中最接近该去延迟时脉信号的其一个,而输出对应的一选择信号。多工器接收该组参考时脉,且根据该选择信号输出一触发信号。锁存单元包含多个取样电路,分别对应接收多个输入数据信号,该些取样电路接受该触发信号的控制对该些输入数据信号取样而输出多个输出数据信号。该些输出数据信号的电压振幅比该输入数据信号的电压振幅大,且符合一后续电路所要求的电压振幅。
本发明一实施范例提供一种信号传输接口电路,包括一放大电路、一去延迟电路、一时脉信号产生单元、以及一锁存单元。放大电路接收一输入时脉信号,经放大后输出一输出时脉信号。去延迟电路接收该输出时脉信号,移除一延迟时间后,输出一去延迟时脉信号。时脉信号产生单元,接收该输出时脉信号以及该去延迟时脉信号,其中根据该输出时脉信号与该去延迟时脉信号之间一延迟关系,以产生对该输出时脉信号延迟的一触发信号。锁存单元,包含多个取样电路,分别对应接收多个输入数据信号,该些取样电路接受该触发信号的控制对该些输入数据信号取样而输出多个输出数据信号。该些输出数据信号的电压振幅比该输入数据信号的电压振幅大,且符合一后续电路所要求的电压振幅。
为让本发明之特征能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1示出传统的平行式接口电路示意图;
图2示出依据本发明一实施范例,信号传输接口电路架构示意图;
图3示出依据本发明一实施范例,信号传输接口电路架构示意图;
图4示出依据本发明一实施例,一组参考时脉以及边缘检测机制示意图。
附图标记说明:
clk:时脉信号;
data1、data2、…、data n:输入数据信号;
CLK:输出时脉信号;
100_0、100_1、100_2、…100_n:放大电路;
200:放大电路;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联咏科技股份有限公司,未经联咏科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310079958.X/2.html,转载请声明来源钻瓜专利网。