[发明专利]微显示技术彩色时序芯片内部储存方法及其装置在审

专利信息
申请号: 201310112383.7 申请日: 2013-04-01
公开(公告)号: CN103235709A 公开(公告)日: 2013-08-07
发明(设计)人: 范伟;范义;代永平;姚朋朋 申请(专利权)人: 深圳市长江力伟股份有限公司
主分类号: G06F5/08 分类号: G06F5/08
代理公司: 深圳市世纪恒程知识产权代理事务所 44287 代理人: 胡海国
地址: 518000 广东省深圳市光明新区公明办事处田寮社*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 显示 技术 彩色 时序 芯片 内部 储存 方法 及其 装置
【说明书】:

技术领域

发明涉及到微显示技术彩色时序技术领域,特别涉及到一种微显示技术彩色时序芯片内部储存方法及其装置。

背景技术

LCOS(微显示技术)彩色时序显示有利于增加显示的效果,但是由于彩色时序显示需要对有效数据进行储存。现有技术大多采用借用外部储存以及FPGA(Field-Programmable Gate Array,现场可编程门阵列)来实现LCOS的彩色时序,这样芯片的集成度不高,且大大增加了产品的成本。

因此,需要找到一种方法可以让芯片集成所用的所有储存,很好的实现了微显示技术中彩色时序数据的有效存取。

发明内容

本发明的主要目的为提供一种微显示技术彩色时序芯片内部储存方法及其装置。旨在实现微显示技术彩色时序芯片的内部储存。

本发明提出一种微显示技术彩色时序芯片内部储存方法,该方法包括:A、将接收的数据按时序分成奇时序列数据和偶时序列数据;B、分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,读取在先入先出队列中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据列分别存入对应的单数据存取端口储存器中。

优选地,步骤B中分别将所述奇时序列数据和偶时序列数据在对应的先入先出队列中进行缓存,包括:将所述奇时序列数据在对应的先入先出队列中进行缓存;将所述偶时序列数据在对应的先入先出队列中进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的先入先出队列中进行缓存。

优选地,所述数据分别从三个通道进行输入,所述FIFO的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。

优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出队列的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。

优选地,所述步骤B之后还包括步骤C:从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。

优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。

优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。

一种微显示技术彩色时序芯片内部储存装置,该装置包括:分流模块、先入先出队列模块、单数据存取端口储存器模块;其中:所述分流模块用于将输入的数据按时序分成奇时序列数据和偶时序列数据;所述先入先出队列模块用于将所述奇时序列数据和偶时序列数据对应进行缓存;所述单数据存取端口储存模块用于读取在先入先出模块中缓存的数据,按时序将读取的奇时序列数据和偶时序列数据进行储存。

优选地,所述先入先出队列模块包括:第一先入先出单元和第二先入先出单元;其中:第一先入先出单元,用于将所述奇时序列数据进行缓存;第二先入先出单元,用于将所述偶时序列数据进行缓存;分别将奇时序列数据和偶时序列数据按照有效行场信号逐点写入对应的第一先入先出单元和第二先入先出单元。

优选地,所述接收的数据分别从R、G、B三个通道进行输入,所述先入先出模块的储存大小是半行三个通道有效数据的储存大小或半行两个通道有效数据的储存大小。

优选地,该储存装置还包括:显示模块;用于从对应的单数据存取端口储存器中逐行读取存入的奇时序列和偶时序列数据进行数据显示。

优选地,所述接收的数据包括消隐期,当在消隐期时,读取动作为优先;当单数据存取端口储存器不读取数据时,进行单数据存取端口储存器写入动作。

优选地,所述进行单数据存取端口储存器写入动作时,数据分三次从先入先出队列中读取,当第一次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行R通道数据,当第二次单数据存取端口储存器写入信号有效时,从先入先出队列中读取一行G通道数据,以此类推在消隐期将先入先出队列中的数据完全读取出来,写入单数据存取端口储存器。

本发明通过先入先出队列和单数据存取端口储存器的有效结合,实现彩色时序所需要的全部储存集成在芯片内部,很好的实现了微显示技术中彩色时序数据的有效存取。

附图说明

图1为本发明微显示技术彩色时序芯片内部储存方法第一较佳实施例的具体流程图;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市长江力伟股份有限公司,未经深圳市长江力伟股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310112383.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top