[发明专利]一种基于时间同步系统的综合自动化变电站雪崩测试装置有效
申请号: | 201310136174.6 | 申请日: | 2013-04-18 |
公开(公告)号: | CN103267906A | 公开(公告)日: | 2013-08-28 |
发明(设计)人: | 王长东;梁岩;姚文明;孙红;李伟;都兴云;于建武;胡宝臣 | 申请(专利权)人: | 国家电网公司;鸡西电业局 |
主分类号: | G01R31/00 | 分类号: | G01R31/00;G04G7/00 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 岳泉清 |
地址: | 100031 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 时间 同步 系统 综合 自动化 变电站 雪崩 测试 装置 | ||
技术领域
本发明属于变电站综合自动化系统的测试领域,具体涉及一种电力调度系统理想测试及校验工具。
背景技术
在电力设备检测中,需要对设备进行雪崩试验,即:多个遥信点同时试验,判断事件的一致性和准确性。要求多个遥信点同时动作并保证动作时间的同步性和准确性,人工测试无法满足多个遥信点动作的同步性和准确性,人工测试的动作时间准确度可以达到10ms。
发明内容
本发明的目的为了解决人工测试雪崩测试试验无法满足多个遥信点动作的同步性和准确性的问题,提出了一种基于时间同步系统的综合自动化变电站雪崩测试装置。
一种基于时间同步系统的综合自动化变电站雪崩测试装置,它包括外部时钟输入单元、串口通讯单元、守时单元、外部时钟接收单元、N个脉冲输出单元、主微处理器单元和时钟源选择电路;N为大于0的整数,
所述的外部时钟输入单元的信号输出端与外部时钟接收单元的时钟信号输入端连接;所述的外部时钟接收单元的信号输出端与时钟源选择电路的第一时钟信号输入端连接,
所述的主微处理器单元的第一控制信号输出端与时钟源选择电路的第一控制信号输入端连接,主微处理器单元的第二控制信号输出端与时钟源选择电路的第二控制信号输入端连接,主微处理器单元的第三控制信号输出端与时钟源选择电路的第三控制信号输入端连接,主微处理器单元的第四控制信号输出端与时钟源选择电路的第四控制信号输入端连接,主微处理器单元的守时控制信号输出端与守时单元的守时控制信号输入端连接,主微处理器单元的串行通讯信号端与串口通讯单元的串行通讯信号端连接,主微处理器单元的脉冲控制信号输出端通过控制总线与每个脉冲输出单元的控制信号输入端和外部时钟接收单元的信号输入端连接,主微处理器单元的脉冲反馈信号输入端通过控制总线与每个脉冲输出单元的脉冲反馈信号输出端和外部时钟接收单元的脉冲反馈信号输出端连接,所述的守时单元的信号输出端与时钟源选择电路的第二时钟信号输入端连接,所述的时钟源选择电路的时钟信号输出端同时与守时单元的时钟信号输入端和每个脉冲输出单元的标准秒脉冲信号输入端连接。
所述的主微处理器单元包括主微处理器、键盘电路、液晶显示器、第一串口驱动单元、RS422总线驱动单元和LED指示电路;
所述的主微处理器的第一串行端口与第一串口驱动单元的信号输入输出端连接,主微处理器的RS422串行通讯端口与RS422总线驱动单元的信号输入输出端连接,主微处理器的指示灯控制信号输出端与LED指示电路的控制信号输入端连接,主微处理器的按键信号输入端与键盘电路的按键信号输出端连接,主微处理器的液晶显示器驱动单元信号输出端与液晶显示器的信号输入端连接,主微处理器的第一、第二、第三和第四控制信号输出端分别是主微处理器单元的第一至第四控制信号输出端,主微处理器的守时控制信号输出端是主微处理器单元的守时控制信号输出端,第一串口驱动单元的信号输出端是主微处理器单元的串行通讯信号端,RS总线驱动单元的第二信号输入输出端是主微处理器单元的脉冲反馈信号输入端。
主微处理器控制守时单元的守时状态,主微处理器根据外部时钟和守时状态进行时间源解算,并通过主微处理器的第一、第二、第三和第四控制信号输出端控制时钟源选择电路将选择后的信号以标准秒脉冲信号输出。
通过键盘电路可设置主微处理器的参数,该参数可通过液晶显示器进行显示。
所述的外部时钟接收单元的脉冲反馈信号输出端输出的是包含年、月、日、时、分、秒信息的时间同步信号。
所述的主微处理器单元的脉冲控制信号输出端输出的是控制信号。
所述的时间同步信号为秒脉冲信号。
所述的脉冲输出单元输出的信号路数大于等于1小于等于200。所述的守时单元的信号输出端输出的信号为秒脉冲信号。
所述N为大于等于1小于等于10的整数。
所述的时钟源选择电路的时钟信号输出端输出的信号作为选择后的标准秒脉冲信号。
主微处理器单元还包括第二串口驱动单元,所述的主微处理器的第二串行端口与第二串口驱动单元的信号输入输出端连接,第二串口驱动单元作为备用端口。
原理分析:外部时钟接收单元接收来外部时钟输入单元输出IRIG-B码形式的时间的信号,通过外部时钟接收单元解算出时间同步信号和秒脉冲信号,并同时把时间同步信号送给主微处理器单元,秒脉冲信号发送至时钟源选择电路,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国家电网公司;鸡西电业局,未经国家电网公司;鸡西电业局许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310136174.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种收发一体多功能电路
- 下一篇:一种同时测量铀和硝酸浓度的系统