[发明专利]一种基带控制芯片和超高频射频读写装置无效
申请号: | 201310153982.3 | 申请日: | 2013-04-27 |
公开(公告)号: | CN103353944A | 公开(公告)日: | 2013-10-16 |
发明(设计)人: | 文瑞铭 | 申请(专利权)人: | 无锡昶达信息技术有限公司 |
主分类号: | G06K17/00 | 分类号: | G06K17/00 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 马晓亚 |
地址: | 214135 江苏省无锡市新区太科园*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基带 控制 芯片 超高频 射频 读写 装置 | ||
1.一种基带控制芯片,包括微处理器、复位与时钟控制单元、存储装置控制单元、定时器、外部中断控制单元、AD转换单元、DA转换单元、ISO18000-6B协议处理单元、总线控制单元、总线转换单元、高速通信接口、低速通信接口、调试接口和片内总线,所述ISO18000-6B协议处理单元用于处理ISO18000-6B协议标准的电子标签,其特征在于:
所述片内总线包括高速系统总线AHB和低速外设总线APB,所述高速系统总线AHB和低速外设总线APB通过桥接器连接,各所述高速系统总线AHB和各所述低速外设总线APB均设有地址译码器和总线仲裁器;
所述微处理器、所述调试接口、所述存储装置控制单元、所述高速通信接口、ISO18000-6B协议处理单元、总线控制单元和所述总线转换单元均分别与所述高速系统总线AHB连接;
所述定时器、所述外部中断控制单元和所述低速通信接口均分别与所述低速外设总线APB连接;
所述AD转换单元和所述DA转换单元分别与所述ISO18000-6B协议处理单元连接,所述复位与时钟控制单元与所述微处理器连接;
所述ISO18000-6B协议处理单元包括AHB总线接口、随机存储器RAM、控制寄存器、下采样子单元、可变带宽滤波器、相位恢复子单元、匹配滤波器、采样判决子单元、FMO解码子单元、第一CRC校验子单元、串并转换子单元、接收控制状态机、并串转换子单元、发送控制状态机、第二CRC校验子单元、曼彻斯特编码子单元、功率缩放子单元、希尔伯特滤波器、预失真子单元、延迟线、跳频控制子单元和上采样子单元;所述FM0解码子单元用于对信号进行FMO解码,所述曼彻斯特编码子单元用于对信号进行曼彻斯特编码。
2.如权利要求1所述的基带控制芯片,其特征在于,所述基带控制芯片包含两路十位DAC输出通道和一路八位DAC输出通道,所述两路十位DAC输出通道中各通道分别用于I通道和Q通道基带数字信号;所述一路八位DAC输出通道用于提供功率放大器控制信息。
3.如权利要求2所述的基带控制芯片,其特征在于,所述基带控制芯片包含两路十位ADC输入通道,分别用于I通道和Q通道的基带数字信号。
4.如权利要求2所述的基带控制芯片,其特征在于,所述基带控制芯片包含一组GPIO口,用于为射频芯片发送控制信息和/或用于接收射频芯片的反馈信息。
5.如权利要求4所述的基带控制芯片,其特征在于,所述高速通信接口包括USB2.0接口和JTAG接口。
6.如权利要求5所述的基带控制芯片,其特征在于,所述低速通信接口包括UART接口、SPI接口和IIC接口。
7.如权利要求6所述的基带控制芯片,其特征在于,所述定时器包括两个十六位定时计数器计时器和实时时钟。
8.如权利要求1所述的基带控制芯片,其特征在于,所述预失真子单元仅在采用SSB-ASK调制的情况下工作。
9.如权利要求8所述的基带控制芯片,其特征在于,所述可变带宽滤波器通过扩展傅里叶变换实现带宽变化。
10.一种超高频射频读写装置,其特征在于,所述读写器包括如权利要求1至9之一所述的基带控制芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡昶达信息技术有限公司,未经无锡昶达信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310153982.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:立体鼓罩
- 下一篇:定尺寸芯线切露长设备