[发明专利]基于DDR2SDRAM阵列分段存储的无缝采集方法有效
申请号: | 201310167484.4 | 申请日: | 2013-05-09 |
公开(公告)号: | CN103325426A | 公开(公告)日: | 2013-09-25 |
发明(设计)人: | 杨扩军;侯义贝;蒋俊;叶芃 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G11C29/56 | 分类号: | G11C29/56;G01R13/02 |
代理公司: | 成都行之专利代理事务所(普通合伙) 51220 | 代理人: | 温利平 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 ddr2sdram 阵列 分段 存储 无缝 采集 方法 | ||
1.一种基于DDR2SDRAM阵列分段存储的无缝采集方法,其特征在于包括以下步骤:
(1)、将DDR2SDRAM、TD-WDGP、GDM组成存储映射单体;示波器采集系统采用多个存储映射单体并行进行采样数据的存储与映射,存储映射单体的配置数量为N≥fs/fm+1,其中,fs为ADC采样速率,fm为TD-WDGP与GDM对采样点的映射速率;根据实际情况将每个存储映射单体中的DDR2SDRAM平均划分为L个存储单元,每个单元DDR2SDRAM存储一次有效触发得到的采样数据,采样点数记为D;在FPGA内部设置DDR2控制器;
(2)、采集系统对波形进行持续的ADC采样,每次有效触发得到的采样数据经降速处理后存储于FPGA的FIFO中,FIFO可缓存的采样点数记为M,根据实际情况设置,且M≤D,当FIFO缓存的采样点数达到M,DDR2控制器从FIFO读取采样数据,作为一幅波形数据存入数据流控制选择器当前选择的存储映射单体的DDR2SDRAM的存储单元中;DDR2SDRAM共计可存储L幅波形数据,每幅波形数据包括D个采样点;
(3)、当前DDR2SDRAM存满后,数据流控制选择器重新选择空闲存储映射单体接收采样数据,与此同时DDR2SDRAM存满的存储映射单体中的TD-WDGP和GDM对DDR2SDRAM中的L幅波形数据进行映射与送显;示波器配置两个显示存储器,轮流接收存储映射单体发送的波形数据;
(4)、存储映射单体送显完毕后,恢复空闲状态,等待数据流控制选择器的再次选中。
2.根据权利要求1所述的无缝采集方法,其特征在于,所述的存储单体对采样数据的存储与映射包括以下步骤:
2.1)、存储映射单体被数据流控制选择器选中后,DDR2控制器向DDR2SDRAM写入从FIFO读取的采样数据;DDR2SDRAM边存储边对内存进行检测,如果内存未存满则继续存储数据,如果内存存满,进入步骤2.2);
2.2)、TD-WDGP和GDM对DDR2SDRAM中的L幅波形数据进行映射;
2.3)、GDM将映射得到的波形数据送入显示存储器中,同时GDM中的三维数据库清零;
2.4)、送显完成后,存储映射单体进行初始化,恢复空闲状态,等待选择器的再次选中。
3.根据权利要求2所述的无缝采集方法,其特征在于,TD-WDGP和GDM对DDR2SDRAM中的L幅波形数据进行映射包括:
TD-WDGP从DDR2SDRAM读取一个采样点,根据时间信息和幅值大小计算出该采样点在GDM中的对应地址,根据对应地址在GDM读出该采样点的概率信息值,累加一个概率步进值得到更新概率信息值,概率步进值根据实际情况设置,再将更新概率信息值重新写入该采样点在GDM中的对应地址;
映射过程采用流水线方式,TD-WDGP从DDR2SDRAM读取一个采样点后,在该采样点转入对应地址计算的同时从DDR2SDRAM读取下一个采样点;
映射过程的时钟满足fs≤fp。
4.根据权利要求1至3任一所述的无缝采集方法,其特征在于,所述的FIFO写入数据和读出数据的时钟满足其中fd为采样数据写入FIFO的速率,fc为DDR2控制器从FIFO读取采样数据的速率,tchar为DDR2SDRAM的预充电时间,trefr为DDR2SDRAM的刷新时间;FIFO的缓存时间
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310167484.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有非对称结构的绝缘体上半导体器件
- 下一篇:涉及因特网搜索的方法和设备