[发明专利]对混合式自动重送请求的传送块进行存储和译码的方法及装置有效

专利信息
申请号: 201310175681.0 申请日: 2013-05-13
公开(公告)号: CN103259634A 公开(公告)日: 2013-08-21
发明(设计)人: 傅永生 申请(专利权)人: 上海晨思电子科技有限公司;晨星半导体股份有限公司
主分类号: H04L1/18 分类号: H04L1/18;H04L1/00
代理公司: 深圳市威世博知识产权代理事务所(普通合伙) 44280 代理人: 何青瓦
地址: 200120 上海*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 混合式 自动 请求 传送 进行 存储 译码 方法 装置
【说明书】:

技术领域

发明涉及无线通信技术领域,特别是涉及一种对混合式自动重送请求的传送块进行存储和译码的方法及装置。

背景技术

在通信系统中,为了保证数据的可靠传输,接收端一般通过循环冗余校验码(CRC,Cyclic Redundancy Check)检查接收到的数据是否完整、是否正确。如果接收到的数据有错误,发送端就需要对该数据块进行重传。为了提升接收性能,接收端并不会抛弃前一次发生译码错误的数据块,通常把数据块的软信息保留起来,以便于和重传的数据块合并,这样能够提升接收的性能。

但是,如果接收端需要保留前一次发生译码错误的数据块的软信息,就要提供内存,而提供内存是需要成本的,内存的容量越大,成本越大,所以如何在重传数据时降低内存成本是业内需要解决的问题。

发明内容

本发明主要解决的技术问题是提供一种对混合式自动重送请求的传送块进行存储和译码的方法及装置,能够降低缓存器所需的容量,并提升缓存器的使用效率。

为解决上述技术问题,本发明采用的一个技术方案是:提供一种对混合式自动重送请求的传送块进行存储的方法,包括:获取下行信号传输过程中的混合式自动重送请求的传送块,所述传送块中包括至少一个编码块;将所述至少一个编码块中不能被正确译码的编码块存储在已分割的缓存器的存储区域中,其中,所述缓存器的存储区域是以编码块为单位进行动态分割的。

其中,所述缓存器的存储区域以编码块为单位进行动态分割的步骤,包括:分割出所述缓存器的第一存储区域给每个编码块的系统比特,依据发射数据的编码速率,确定是否动态分割所述缓存器的第二存储区域给每个编码块的检验比特。

其中,所述第一存储区域的大小是所述编码块的大小,所述检验比特包括第一检验比特和第二检验比特。

其中,所述第二存储区域的大小等于两倍的所述第一存储区域的大小,所述第一检验比特和第二检验比特的存储区域相等。

其中,所述第二存储区域的大小小于两倍的所述第一存储区域的大小,所述第一检验比特和第二检验比特的存储区域相等。

其中,若所述发射数据的编码速率大于0.33,则所述第二存储区域的大小等于所述第一存储区域的大小。

其中,若所述发射数据的编码速率小于或等于0.33,则所述第二存储区域的大小等于1.5倍所述第一存储区域的大小。

其中,所述方法还包括:记录第一次和第二次存储的所述编码块在所述缓存器的存储区域的起始地址;获取第三次传输的所述编码块的比特;根据已记录的第一次和第二次存储的所述编码块在所述缓存器的存储区域的起始地址,获取第一次和第二次存储的所述编码块的比特;在片装缓冲器中合并获取的第一次和第二次存储的所述编码块的比特以及获取的第三次重传的所述编码块的比特,来对所述编码块进行译码。

为解决上述技术问题,本发明采用的另一个技术方案是:提供一种对混合式自动重送请求的传送块进行译码的方法,包括:获取下行信号传输过程中的混合式自动重送请求的传送块,所述传送块中包括至少一个编码块;将所述至少一个编码块中不能被正确译码的编码块存储在已分割的缓存器的存储区域中,并记录第一次和第二次存储的所述编码块在所述缓存器的存储区域的起始地址,其中,所述缓存器的存储区域是以编码块为单位进行动态分割的;在获取第三次传输的所述编码块的比特后,根据已记录的第一次和第二次存储的所述编码块在所述缓存器的存储区域的起始地址,获取第一次和第二次存储的所述编码块的比特;在片装缓冲器中合并获取的第一次和第二次存储的所述编码块的比特以及获取的第三次传输的所述编码块的比特,来对所述编码块进行译码。

为解决上述技术问题,本发明采用的又一个技术方案是:提供一种对混合式自动重送请求的传送块进行存储的装置,所述装置包括:第一获取模块,用于获取下行信号传输过程中的混合式自动重送请求的传送块,所述传送块中包括至少一个编码块;存储模块,用于将所述至少一个编码块中不能被正确译码的编码块存储在已分割的缓存器的存储区域中,其中,所述缓存器的存储区域是以编码块为单位进行动态分割的。

其中,所述装置还包括分割模块,所述分割模块用于以编码块为单位对所述缓存器的存储区域进行动态分割。

其中,所述分割模块具体用于分割所述缓存器的第一存储区域给每个编码块的系统比特,依据发射数据的编码速率,确定是否动态分割所述缓存器的第二存储区域给每个编码块的检验比特。

其中,所述第一存储区域的大小是所述编码块的大小,所述检验比特包括第一检验比特和第二检验比特。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海晨思电子科技有限公司;晨星半导体股份有限公司,未经上海晨思电子科技有限公司;晨星半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310175681.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top