[发明专利]具极低功耗的三态输入检测电路及其输入状态检测方法有效

专利信息
申请号: 201310181852.0 申请日: 2013-05-16
公开(公告)号: CN104142442A 公开(公告)日: 2014-11-12
发明(设计)人: 侯粤梅 申请(专利权)人: 盛群半导体股份有限公司
主分类号: G01R31/00 分类号: G01R31/00
代理公司: 隆天国际知识产权代理有限公司 72003 代理人: 张然;李昕巍
地址: 中国台*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 具极低 功耗 三态 输入 检测 电路 及其 状态 方法
【说明书】:

技术领域

发明有关于一种输入检测电路及检测方法,且特别是一种三态输入检测电路及其输入状态检测方法。

背景技术

现有传统三态输入接脚可通过电路设计具有多种不同逻辑状态,如高电位、低电位或浮接电位,并通过检测电路来获取三态输入接脚的状态。此外,三态输入接脚还可在浮接电位的状态下,呈现高阻态来移除输出对后级电路的影响。因此三态输入接脚常被内建在其他各种积体电路,来提供多种不同控制或设定功能,如控制多个连接电路运作及芯片的运作模式设定等。

在芯片的运作模式设定应用中,三态输入接脚逻辑状态的检测电路一般包括时序产生电路、脉冲产生电路以及输入状态检测与记录电路。简单来说,当检测电路启动开始运作时,时序产生电路会产生多个时序信号来驱动脉冲产生电路以及输入状态判断与记录电路的运作。而后,脉冲产生电路会根据时序信号持续产生一方波信号,传送方波信号至输入状态检测与记录电路。接着,输入状态检测与记录电路会检测并记录该输入接脚的状态。

然而目前检测三态输入接脚逻辑状态的检测电路的设计是全时运作。也就是,当检测电路被启动检测三态输入接脚的状态时,即便已完成检测三态输入接脚,检测电路仍会持续运作,进而使脉冲产生电路持续不断地通过输出接脚传送方波信号。如此具有检测电路的芯片会因检测电路的持续运作而造成不必要的功率消耗。而当具有上述检测电路的芯片或装置是使用电池作为基础电力(例如编码器)时,检测电路的全时运作即会加快电池电力的消耗。

发明内容

有鉴于此,本发明的目的在于提供一种具极低功耗的三态输入检测电路及其输入状态检测方法,此三态输入检测电路可于完成检测及记录一输入接脚的状态后自动关闭运作,以降低功率消耗。

本发明实施例一种三态输入检测电路,此三态输入检测电路包括时序产生单元、方波产生单元、双向输出入单元、输入状态记录单元、计数单元以及致能单元。时序产生单元用以产生至少一时序信号。方波产生单元耦接该时序产生单元并用以产生方波信号。双向输出入单元耦接方波产生单元与接脚端。双向输出入单元用以接收来自接脚端的设定信号或传递方波信号。输入状态记录单元耦接双向输出入单元。输入状态记录单元检测并记录双向输出入单元所输出的输入信号。计数单元耦接时序产生单元。致能单元耦接时序产生单元、方波产生单元与双向输出入单元。致能单元用以控制时序产生单元、方波产生单元与双向输出入单元是否致能。致能单元、输入状态记录单元与计数单元的致能信号则由第一致能信号直接控制。

当致能单元、输入状态记录单元与计数单元分别接收第一致能信号时,致能单元致能时序产生单元、方波产生单元以及双向输出入单元。计数单元于致能后,开始计数一预设时间。输入状态记录单元在计数单元致能后计数的预设时间内检测输入信号以记录双向输出入单元的输入状态。计数单元并于计数完预设时间后驱动致能单元使时序产生单元、方波产生单元以及双向输出入单元失能。

在本发明其中一个实施例中,上述计数单元致能后,计数单元开始计数时序信号之一的脉冲数量,以计数预设时间。

本发明实施例提供一种具极低功耗的三态输入检测电路的输入状态检测方法,适用于上述的三态输入检测电路。所述方法包括下列步骤。首先,提供一第一致能信号,同时致能上述致能单元、计数单元以及输入状态记录单元。其次,当致能单元接收第一致能信号时而致能时,致能单元致能时序产生单元、方波产生单元以及双向输出入单元。其后,当计数单元接收第一致能信号而致能时,计数单元开始计数一预设时间。而后,输入状态记录单元在计数单元计数的预设时间内检测并记录双向输出入单元的输入状态。接着,计数单元于计数完预设时间之后输出第一失能信号至致能单元。随后,致能单元根据第一失能信号使时序产生单元、方波产生单元以及双向输出入单元失能。

在本发明其中一个实施例中,上述在输入状态记录单元检测并记录双向输出入单元的输入状态还包括输入状态记录单元根据双向输出入单元所输出的输入信号,记录双向输出入单元的输入状态。所述输入信号为接脚端输出的设定信号或方波产生单元输出的方波信号。

综上所述,本发明实施例所提供的具极低功耗的三态输入检测电路及其输入状态检测方法,此三态输入检测电路可启动后快在速检测并记录输入接脚的状态,且可通过增设计数电路主动于完成状态检测与记录工作后主动关闭运作,降低功率消耗达到省电效果。

为使能更进一步了解本发明的特征及技术内容,请参阅以下有关本发明的详细说明与附图,但是此等说明与所附图式仅用来说明本发明,而非对本发明的权利要求范围作任何的限制。

附图说明

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于盛群半导体股份有限公司,未经盛群半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310181852.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top