[发明专利]阵列基板行驱动电路有效
申请号: | 201310277412.5 | 申请日: | 2013-07-03 |
公开(公告)号: | CN103310755A | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 曾丽媚;林师勤 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市德力知识产权代理事务所 44265 | 代理人: | 林才桂 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 基板行 驱动 电路 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板行驱动电路。
背景技术
液晶显示器具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶面板及背光模组(backlight module)。液晶面板的工作原理是在两片平行的玻璃基板当中放置液晶分子,并在两片玻璃基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。
近些年来液晶显示器的发展呈现出了高集成度,低成本的发展趋势。其中一项非常重要的技术就是阵列基板行驱动(Gate Drive on Array,GOA)的技术量产化的实现。其是指利用阵列基板行驱动技术将栅极(Gate)开关电路集成于在液晶面板的阵列基板上,发挥位移寄存器的作用,从而可以省掉栅极驱动集成电路(Gate Driver IC),以达到从材料成本和工艺步骤两个方面降低产品成本的目的。
阵列基板行驱动电路的目的就是集成电路输出的扫描波形通过电路操作的方式输出,使像素开关打开从而可以向氧化铟锡(ITO)导电电极输入数据信号。数据信号输入完后将数据信号内容保持住直到下一帧的开启。在电路操作过程中,扫描电路关闭(保持)时间比扫描时间长很多。如图1所示,以1366×768分辨率为例,一条扫描电路打开时间是21.7微秒,扫描一帧的时间是16.67毫秒(60HZ)。因一条扫描电路打开过后在一帧剩余的时间里都是关闭的,此时对阵列基板行驱动电路中的薄膜晶体管(Thin-Film Transistor,TFT)稳定特性要求很高。但一级行驱动电路一般包含了10个以上的薄膜晶体管,且在实际半导体制程中,往往很难保持每个薄膜晶体管都有很稳定的开关特性。而在行驱动电路中重要的薄膜晶体管(如每一级行驱动电路输出端的薄膜晶体管)就要要求有相当好的开关特性。
传统的每级行驱动电路中只有一条VSS信号的设计。当行驱动电路处于关闭状态时,输出端的薄膜晶体管的栅极(gate)和源极(source)之间的电压差Vgs为0V。如图2所示,其为薄膜晶体管特性的I-V曲线图(电流-电压曲线图),由该图可以看出,Vgs为0V时,流过该薄膜晶体管的电流仍处于线性区,该薄膜晶体管的漏电流相对较大,难于做到精确控制,不利于液晶显示器的显示质量。
发明内容
本发明的目的在于提供一种阵列基板行驱动电路,其阵列基板行驱动单元第一输出端的上拉单元的薄膜晶体管的漏电流较小,可以做到精确控制,有利于提高液晶显示器的显示质量。
为实现上述目的,本发明提供一种阵列基板行驱动电路,包括级联的多级阵列基板行驱动单元,其中,所述阵列基板行驱动电路的第n级阵列基板行驱动单元具有第n-2级信号输入端、第n+2级信号输入端、时钟信号第一输入端、时钟信号第二输入端、第一低电平输入端、第二低电平输入端、第一输出端及第二输出端,其中,所述第n级阵列基板行驱动单元的第一输出端用于驱动阵列基板的有源区;当所述第n级阵列基板行驱动单元为第三级至倒数第一级阵列基板行驱动单元中任一阵列基板行驱动单元时,所述第n级阵列基板行驱动单元的第n-2级信号输入端电性连接至第n-2级阵列基板行驱动单元的第二输出端;当所述第n级阵列基板行驱动单元为第一级或第二级阵列基板驱动单元时,所述第n-2级信号输入端用于输入一脉冲激活信号;当所述第n级阵列基板行驱动单元为第一至倒数第三级阵列基板行驱动单元中任一阵列基板行驱动单元时,所述第n级阵列基板行驱动单元的第二输出端电性连接至第n+2级阵列基板行驱动单元的第n-2级信号输入端,所述第n级阵列基板行驱动单元的第n+2级信号输入端电性连接至第n+2级阵列基板行驱动单元的第一输出端;当所述第n级阵列基板行驱动单元为倒数第一级或倒数第二级阵列基板行驱动单元时,所述第n级阵列基板行驱动单元的第二输出端悬空,所述第n+2级信号输入端用于输入一脉冲激活信号;所述第一低电平输入端用于输入第一低电平,所述第二低电平输入端用于输入第二低电平,且所述第二低电平小于第一低电平;所述阵列基板行驱动电路的第n级阵列基板行驱动单元还包括:
上拉驱动单元,与第n-2级信号输入端电性连接;
上拉单元,分别与上拉驱动单元、时钟信号第一输入端、第一输出端及第二输出端电性连接;
第一下拉单元,分别与时钟信号第一输入端、第一低电平输入端、第二低电平输入端、上拉驱动单元及上拉单元电性连接;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310277412.5/2.html,转载请声明来源钻瓜专利网。