[发明专利]一种1553B总线监听系统有效
申请号: | 201310287418.0 | 申请日: | 2013-07-10 |
公开(公告)号: | CN103346931A | 公开(公告)日: | 2013-10-09 |
发明(设计)人: | 张宏波;吴瑞峰;刘瀛;郭海雷;柳柱 | 申请(专利权)人: | 北京航天自动控制研究所;中国运载火箭技术研究院 |
主分类号: | H04L12/26 | 分类号: | H04L12/26;H04L12/40 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 安丽 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 1553 总线 监听 系统 | ||
1.一种1553B总线监听系统,其特征在于:包括1553B总线隔离变压器、1553B总线收发器和可编程逻辑器件;1553B总线信号经1553B总线隔离变压器进行信号隔离处理后送至1553B总线收发器;1553B总线收发器对隔离后的总线信号进行双门限电压比较处理,输出一对逻辑互补的数字信号至可编程逻辑器件;可编程逻辑器件对输入的数字信号进行滤波整形、码流提取和协议解析处理获得1553B总线‘字’信息和时间戳信息,并将提取的1553B总线‘字’信息和时间戳信息经PCI总线接口写入计算机内存。
2.根据权利要求1所述的一种1553B总线监听系统,其特征在于:所述的可编程逻辑器件包括总线信号同步和滤波逻辑单元、总线信号脉冲修剪整形逻辑单元、1553B位流处理控制逻辑单元、1553B总线解析信息缓存单元、精度可调时间戳产生逻辑单元和PCI主设备接口逻辑单元;
所述总线信号同步和滤波逻辑单元接收1553B总线收发器发送的一对逻辑互补的数字信号,进行信号同步和滤波处理,并将处理后的结果送至总线信号脉冲修剪整形逻辑单元;
所述总线信号脉冲修剪整形逻辑单元接收经总线信号同步和滤波逻辑单元处理输出的信号,对该数字信号的过零时间段进行修剪,使过零时间段大于两个系统时钟周期,并将修剪后的结果送至1553B位流处理控制逻辑单元;
所述1553B位流处理控制逻辑单元接收经总线信号脉冲修剪整形逻辑单元修剪后的信号,对于信号中有效1553B字,提取并记录同步头类型、16位数据和当前字与前一字的间隔时间;对于信号中无效的1553B字,提取并记录错误类型、已记录除同步头和校验位外的位数据信息长度、已记录位信息;所述的错误类型包括同步头错误、编码错误和校验错误;
所述总线信息解析缓存逻辑单元以32位为基本记录单元,对1553B位流处理控制逻辑单元解析输出的1553B‘字’信息打包形成总线监听信息并缓存;
所述精度可调时间戳产生逻辑单元产生时间戳信息,包括小时、分钟、秒和毫秒信息;
所述PCI总线接口逻辑单元以DMA方式主动将总线信息解析缓存逻辑单元输出的总线监听信息和精度可调时间戳产生逻辑单元输出的时间戳信息交叉写入内存,PCI主设备以环形缓存机制管理内存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航天自动控制研究所;中国运载火箭技术研究院,未经北京航天自动控制研究所;中国运载火箭技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310287418.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:嵌入式拨号器
- 下一篇:基于SDN的确定网络状态的控制器及其确定方法