[发明专利]间接矩阵变换器预电流控制系统无效

专利信息
申请号: 201310299063.7 申请日: 2013-07-16
公开(公告)号: CN103354424A 公开(公告)日: 2013-10-16
发明(设计)人: 齐琛;陈希有 申请(专利权)人: 大连理工大学
主分类号: H02M5/458 分类号: H02M5/458
代理公司: 大连理工大学专利中心 21200 代理人: 李宝元;梅洪玉
地址: 116024*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 间接 矩阵 变换器 电流 控制系统
【权利要求书】:

1.间接矩阵变换器预电流控制系统,其特征在于,该控制系统包括两个控制器,分别是作为主控制器的FPGA和辅助控制器的DSP;DSP负责采集间接矩阵变换器输入输出电压和电流信号,计算作为控制目标的参考值和输入扇区,然后将采集结果,计算结果和同步信号传递给FPGA;FPGA根据来自DSP的输入信号,实现间接矩阵变换器的预电流控制,最终输出期望的开关信号;两个控制器通过数字I/O口单向通信,通信线包括12位数据总线和3位控制线;

DSP使用内嵌的ADC模块,该模块共有16个转换通道,每两个通道共同采集一个电压或电流信号采集信号,间接矩阵变换器中8个输入输出电压和电流信号通过ADC模块采集,如表1所示;被采集的信号与ADC模块通道的连接如表2所示,其中vsa和vsb分别是a相和b相电源电压,via和vib分别是a相和b相输入电压,isa和isb分别是a相和b相电源电流,ioA和ioB分别是A相和B相输出电流;

表1DSP与FPGA之间通信接口

表2被采集信号与ADC模块接口对应关系

信号ADC模块接口信号ADC模块接口vsaA0,B0isaA4,B4vsbA1,B1isbA5,B5viaA2,B2ioAA6,B6vibA3,B3ioBA7,B7

所述的FPGA具有12位输出端口,该端口与被驱动的开关的对应连接如表3所示,其中,Sr1、Sr2、Sr3、Sr4、Sr5和Sr6分别是间接矩阵变换器整流级的开关信号;Si1、Si2、Si3、Si4、Si5和Si6分别是间接矩阵变换器逆变级的开关信号;

表3开关信号与FPGA输出端口连接关系

整流级开关信号FPGA输出端口逆变级开关信号FPGA输出端口Sr1B4Si1E7Sr2A4Si2F7Sr3D5Si3D7Sr4C5Si4C7Sr5A6Si5F8Sr6B6Si6E8

2.根据权利要求1所述的间接矩阵变换器预电流控制系统,其特征在于,所述的FPGA采用顶层模块和若干子模块结构,顶层模块将来自输入端口的数据传递给各个子模块,同时将相应子模块产生的数据传递给输出端口;顶层模块同时产生各个子模块所需的使能信号和控制信号,统筹各个子模块的分时复用。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大连理工大学,未经大连理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310299063.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top