[发明专利]计算机及其唤醒方法有效
申请号: | 201310302322.7 | 申请日: | 2013-07-15 |
公开(公告)号: | CN104281465B | 公开(公告)日: | 2017-07-14 |
发明(设计)人: | 黄奕智;庄家诚;贾志勇 | 申请(专利权)人: | 纬创资通股份有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F1/32 |
代理公司: | 北京市柳沈律师事务所11105 | 代理人: | 史新宏 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计算机 及其 唤醒 方法 | ||
1.一种计算机,包括:
一开关电路、一芯片组、一PCIE装置以及一嵌入式控制器,其中
该芯片组包括:
一第一唤醒引脚,连接至该开关电路的一端;以及
一电源键引脚;
该PCIE装置包括:
一第二唤醒引脚;以及
该嵌入式控制器包括:
一通用输入引脚,与该第二唤醒引脚连接至该开关电路的另一端;以及
一通用输出引脚,连接至该电源键引脚;
其中,当该计算机处于一正常工作状态下,该开关电路开启,该芯片组通过该第一唤醒引脚输出一机会缓冲器清除/填充机制的编码信号至该第二唤醒引脚。
2.如权利要求1所述的计算机,其中当该计算机不处于该正常工作状态下,该开关电路关闭,该PCIE装置经该第二唤醒引脚输出一唤醒事件至该通用输入引脚,该嵌入式控制器根据该唤醒事件及一系统状态判断是否需唤醒计算机,若需唤醒计算机,经该通用输出引脚输出一电源键事件至该电源键引脚,该芯片组的该电源键引脚收到该电源键事件,该计算机被唤醒。
3.如权利要求2所述的计算机,其中当该计算机不处于该正常工作状态下,该芯片组设定该第一唤醒引脚为一输入引脚,当该计算机处于该正常工作状态下,该芯片组设定该第一唤醒引脚为一输出引脚。
4.如权利要求3所述的计算机,其中当该计算机处于该正常工作状态下,该嵌入式控制器忽略该机会缓冲器清除/填充机制的编码信号。
5.如权利要求4所述的计算机,其中当该计算机不处于该正常工作状态时,该计算机处于待机状态或关机状态。
6.如权利要求1所述的计算机,其中当该计算机处于该正常工作状态下,该嵌入式控制器忽略该机会缓冲器清除/填充机制的编码信号。
7.如权利要求6所述的计算机,其中当该计算机处于该正常工作状态下,该芯片组设定该第一唤醒引脚为一输出引脚。
8.如权利要求1所述的计算机,其中当该计算机不处于该正常工作状态下,该开关电路关闭,该PCIE装置经该第二唤醒引脚输出一唤醒事件至该通用输入引脚,该嵌入式控制器根据该唤醒事件及一系统状态经该通用输出引脚输出一电源键事件至该电源键引脚。
9.如权利要求8所述的计算机,其中当该计算机不处于该正常工作状态下,该芯片组设定该第一唤醒引脚为一输入引脚。
10.如权利要求8所述的计算机,其中当该计算机不处于该正常工作状态时,该计算机处于待机状态或关机状态。
11.如权利要求1所述的计算机,其中该开关电路包括:
一第一电阻,该第一电阻的第一端接收一第一工作电压;
一第一晶体管,该第一晶体管的第一端连接至该第一电阻的第二端,该第一晶体管的第二端连接至一接地端,该第一晶体管的控制端接收一状态讯号;
一第二电阻,该第二电阻的第一端接收一第二工作电压;
一第二晶体管,该第二晶体管的第一端连接至该接地端,该第二晶体管的第二端连接至该第二电阻的第二端,该第二晶体管的控制端耦接至该第一电阻的第二端;
一第三晶体管,该第三晶体管的控制端耦接至该第二电阻的第二端,该第三晶体管的第一端耦接至该第二唤醒引脚,该第三晶体管的第二端耦接至该第一唤醒引脚。
12.如权利要求11所述的计算机,其中当该计算机处于一正常工作状态下,该状态讯号导通该第一晶体管,该第一晶体管截止该第二晶体管,使得该第三晶体管导通。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于纬创资通股份有限公司,未经纬创资通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310302322.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:PCB企业订单管理与生产计划系统
- 下一篇:一种基于云服务的招聘系统及方法