[发明专利]时间触发以太网中透明时钟的计算方法无效

专利信息
申请号: 201310310235.6 申请日: 2013-07-23
公开(公告)号: CN103368721A 公开(公告)日: 2013-10-23
发明(设计)人: 谢军;罗勇;涂晓东;孟中楼;张可 申请(专利权)人: 电子科技大学
主分类号: H04L7/00 分类号: H04L7/00
代理公司: 成都立信专利事务所有限公司 51100 代理人: 冯忠亮
地址: 611731 四川省成都*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 时间 触发 以太网 透明 时钟 计算方法
【说明书】:

技术领域:

发明与时间触发以太网的透明时钟的计算方法有关。

背景技术:

AS6802是针对时间触发以太网(TTE)提出的一个设计方案,该方案给出了一个实现实时网络的大致思路。时间触发以太网(TTE)中的设备由TTE交换机和端系统组成,每个设备都会执行固化函数(permanence function),在固化函数中有一个非常重要的参数:透明时钟(transparent clock:TC)。

    此外在IEEE1588 v2中也有透明时钟的概念,且AS6802中透明时钟概念来源于IEEE1588 v2。

透明时钟的计算在很大程度上影响到了时间触发以太网(TTE)的同步效果,所以有必要研究一下透明时钟的设计方案并提出改进方法。TCP/IP五层模型从上到位下为应用层、传输层、网络层、数据链路层、物理层。而IEEE1588 v2中透明时钟的实现是要利用MAC层做辅助计算并在应用层实现。

     图2显示的是IEEE1588 v2中的时钟偏移测量和网络延迟测量。主设备在t1时刻发送Sync帧,从设备在t2时刻接收到了该帧。主设备在发送完Sync帧后紧接着发送包含Sync帧发送时刻的Follow_Up帧给从设备,从设备接收到这个帧后就知道了t1和t2时刻。在t3时刻发送Delay_Req帧给主设备,并与t4时刻接收到该帧,Delay_Resp帧就是要将t4时刻发送给从设备,这时从设备知道了t1,t2,t3,t4时刻。可以求出主从设备的时钟偏移clk_offset和链路时延link_delay。

clk_offset=[(t1+t4)-(t2+t3)]/2

link_delay=[(t4-t1)-(t3-t2)]/2

图3显示的是IEEE1588 v2中的链路延迟测量。设备1在t1发送Pdelay_Req帧给设备2,在t2时刻设备2接收到来自设备1的Pdelay_Req帧;在t3时刻设备2向设备1发送包含设备2接收Pdelay_Req帧的时刻t2的Pdelay_Resp帧给设备1,在t4时刻设备1接收到了Pdelay_Resp帧;设备2发送完Pdelay_Resp帧后继续发送包含Pdelay_Resp帧发送时刻t3的Pdelay_Resp_Follow_Up帧达设备1,由此设备1知道了t1,t2,t3,t4四个时刻。设备1到设备2的延迟link_delay表达式,

link_delay=[(t4-t1)-(t3-t2)]/2

设备1和设备2是网络中相邻并且有物理链路直接相连的网络设备,上述过程就是在测量这条物理链路的时延。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310310235.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top