[发明专利]高速CMOS电路失真的程序快速算法无效
申请号: | 201310342666.0 | 申请日: | 2013-08-07 |
公开(公告)号: | CN103425836A | 公开(公告)日: | 2013-12-04 |
发明(设计)人: | 梁海浪;何进;杜彩霞;朱小安;何箫梦 | 申请(专利权)人: | 北京大学深圳研究院 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 深圳市惠邦知识产权代理事务所 44271 | 代理人: | 满群 |
地址: | 518057 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 cmos 电路 失真 程序 快速 算法 | ||
技术领域
本发明涉及半导体集成电路无线通讯信号处理领域,具体涉及一种高速互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,简称CMOS)电路失真快速计算方法。
背景技术
近年来,随着超高速移动通讯系统的不断发展,对低成本超高带宽无线接收器的需求与日剧增。该无线接收器中采用包括高速CMOS运算放大器等等基本电路单元。失真是限制高速CMOS放大器动态范围的主要因素之一,是放大器性能进一步提升发展受到限制的瓶颈。因此为了提高放大器的性能必须要减小失真效应。一个可行的方法就采取有效的方法把失真计算出来,根据计算结果对失真采取抑制措施。采用维他里(Volterra)泛函级数序列,基于节点电流和节点电压公式对放大器的弱非线性失真进行分析,分析显示失真主要由频率无关的非线性成分所主导。提出了一个依据维他里(Volterra)泛函级数序列分析的用于计算该放大器弱非线性失真的计算机程序。本发明对改善超高带宽无线接收器性能和促进半导体集成电路发展有积极作用。
发明内容
本发明需要解决的技术问题是,如何提供一种高速CMOS电路失真快速计算方法,能在改善超高带宽无线接收器性能的基础上降低失真计算复杂度,从而在保证高速通讯信号品质的同时,大幅度缩短了高速CMOS电路失真计算耗时。
本发明的上述技术问题这样解决:构建一种高速CMOS电路失真快速计算方法,其特征在于,包括以下步骤:
㈠建立电路模型:确定基本非线性数K及其控制电压Vi(i=1,2,…,K)和对应的输出电压Vout,用对应线性等效单元代替每一个非线性单元;
㈡计算Volterra核和网络响应:从第一阶开始逐阶计算所建电路模型的第一到第M阶的Volterra核和网络响应并保存,高阶的Volterra核和网络响应的计算使用已经保存的低价数据,M是大于等于三的自然数,具体公式包括:
Volterra序列网络响应:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究院,未经北京大学深圳研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310342666.0/2.html,转载请声明来源钻瓜专利网。