[发明专利]VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备及其控制方法无效
申请号: | 201310389162.4 | 申请日: | 2013-08-30 |
公开(公告)号: | CN103412833A | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 潘大为;刘连胜;李俊峰;奚成义;彭宇;彭喜元 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F13/12 | 分类号: | G06F13/12 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 岳泉清 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | vxworks 操作系统 cpci 总线 扫描 adc 功能模块 驱动 设备 及其 控制 方法 | ||
技术领域
本发明涉及一种CPCI总线扫描ADC功能模块的驱动设备及控制方法。
背景技术
VxWorks操作系统下CPCI总线扫描ADC功能模块作为自动测试系统中重要的测试模块,已经广泛的应用在各个领域中。
传统的VxWorks操作系统下基于CPCI总线的扫描ADC模块驱动程序开发,是根据需要,实现相应的功能函数接口,并封装成标准的I/O接口(七个标准的I/O接口,例如open(),close(),read()等),注册到系统驱动列表中,挂接在I/O子系统下。在这个过程中,驱动开发人员需要抽象出设备的数据结构,完成设备的创建及设备驱动程序的安装,这个过程比较复杂,给驱动开发人员带来很多不便。
发明内容
本发明目的是为了解决现有CPCI总线扫描ADC功能模块驱动开发的过程复杂,开发难度较大的问题,提供了VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备及其控制方法。
本发明所述VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备,它包括FPGA、采集电路、4个八路模拟开关、隔离调理电路、CPCI总线接口控制器、配置电路、配置供电电路和CPCI总线,
CPCI总线接口控制器的CPCI总线数据端口连接CPCI总线,CPCI总线接口控制器的本地总线端口连接FPGA的数据地址总线,CPCI总线接口控制器的配置数据端口连接配置电路的数据端口,
隔离调理电路的输入端为32路模拟信号输入端,隔离调理电路的32个信号输出端分成四组,每组中的8个信号输出端分别连接1个八路模拟开关的八个模拟信号输入端,4个八路模拟开关的4个模拟信号输出端分别连接采集电路的4个模拟信号输入端,采集电路的数字信号输出端连接FPGA的数字信号输入端,FPGA的供电输入端连接配置供电电路的供电输出端,FPGA的四组模拟开关控制信号输出端分别连接4个八路模拟开关的控制信号输入端。
本发明所述基于VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备的控制方法,该控制方法的过程为:
步骤一、FPGA的数据端口打开,加载驱动程序;
步骤二、FPGA设置要采集信号的通道号,启动相应的采集通道;
步骤三、采集电路开始采集信号;
步骤四、FPGA判断信号是否采集完毕,如果是则执行步骤五,如果否则返回步骤三;
步骤五、FPGA读取采集电路采集的信号;
步骤六、FPGA关闭数据端口,卸载驱动程序。
本发明提出了VxWorks操作系统下CPCI总线扫描ADC功能模块的驱动程序设计及封装,根据对ADC功能模块的常见操作,提出一种新的扫描ADC驱动接口封装形式,在实现对ADC功能模块有效控制的同时,可以大大降低驱动开发人员的开发难度。
本发明的目的是发明一种VxWorks操作系统下CPCI总线扫描ADC功能模块的驱动程序设计及封装,根据扫描ADC功能模块的特点,开发驱动程序实现对扫描ADC功能模块的控制,同时提供一种新的扫描ADC功能模块的驱动接口封装形式,面向应用程序直接定义驱动接口的形式,直接封装功能接口函数。这样在驱动开发的过程中,不涉及到传统扫描ADC功能模块的设备数据结构的设计、设备创建及驱动安装,很大程序上降低了驱动开发人员的开发难度。
本发明的优点:
1)、本方法提供的ADC功能模块驱动程序能够实现对功能模块的有效控制;
2)、本方法提供的ADC功能模块驱动程序直接面向用户应用程序提供通用的驱动函数接口;
3)、本方法提供的ADC功能模块驱动程序设计及封装大大降低驱动开发的难度;
4)、本方法提供的ADC功能模块驱动程序设计及封装具有独立性与通用性,可应用于其它设计。
附图说明
图1是本发明所述VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备的结构示意图;
图2是本发明所述基于VxWorks操作系统下CPCI总线扫描ADC功能模块驱动设备的控制方法的流程框图;
图3是本发明所述FPGA的数据端口打开的方法流程框图;
图4是本发明所述FPGA的数据端口关闭的方法流程框图;
图5是本发明所述ADC功能模块读操作的流程框图;
图6是本发明所述ADC功能模块实时监测的流程框图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310389162.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种展示信息的方法及系统
- 下一篇:一种集中式管理的方法、设备和系统