[发明专利]一种半导体器件有效
申请号: | 201310398727.5 | 申请日: | 2013-09-04 |
公开(公告)号: | CN104425447B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 廖淼 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L23/525 | 分类号: | H01L23/525 |
代理公司: | 北京集佳知识产权代理有限公司11227 | 代理人: | 骆苏华 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 半导体器件 | ||
技术领域
本发明涉及半导体制备领域,尤其是涉及一种半导体器件。
背景技术
在集成电路领域,电熔丝(Fuse)是指在集成电路中电阻可以发生大幅度改变(由低阻态向高阻态改变)或者可以熔断的连接线。
电熔丝主要用途包括:(1)用于启动冗余电路来替代在同晶片上有缺陷的电路,从而有效提高制程良率。以电熔丝连接集成电路中的冗余电路,一旦检测发现集成电路具有缺陷,就可利用电熔丝修复或者取代有缺陷的电路;(2)用于集成电路程序化功能。将电熔丝设置于程序化电路上,在集成电路程序化过程中,通过较高电压熔断电熔丝产生断路以完成信息1的写入,而未断开的电熔丝保持连接状态,即为状态0。
如图1所示,电熔丝采用金属或金属硅化物制成,包括阴极11和阳极12,以及位于阴极11和阳极12之间的细条状的中间段13。所述阴极11和阳极12表面设置多个导电插塞15。
现有的电熔丝是利用电致迁移(Electron Migration,简称EM)效应来产生断路的。EM效应是经由温度和电子撞击(Electron Wind)的加乘效应所造成的金属离子的移动。继续参考图1所示,通过所述导电插塞15向电熔丝施加足量的脉冲电压后,在阴极11和阳极12间传输电流,并由所述电流产生热能,电熔丝迅速升温,使得电熔丝产生EM现象,致使电熔丝12在短时间内熔断。
在集成电路实际生产工艺中,金属或是金属硅化物与集成电路其他组件材料的兼容性较差,因而为了提高电熔丝与集成电路制造的兼容性,电熔丝包括采用金属或金属硅化物制成的导电层21以及间于导电层21,和设置于半导体衬底10之间的掺杂有离子的多晶硅层22。其中,在所述导电层21上设有多个导电插塞15。
使用过程中,由导电插塞向电熔丝施加脉冲电压,由导电插塞将电流传递至导电层21,以产生足量热致使导电层21熔断;同时,导电层21上的热量传递至多晶硅层22,使得多晶硅层22中的掺杂离子基于高温发生EM现象,由电熔丝的一端移向另一段,直至多晶硅层22中掺杂的离子耗尽,以提高多晶硅层22的电阻。
然而在实际使用过程中,电熔丝的熔断往往难以彻底熔断,电熔丝的熔断良率较差,且电熔丝熔断后插塞15时常会出现损伤,并由此降低了集成电路后续使用的性能。
发明内容
本发明解决的问题是提供一种半导体器件,以克服现有的电熔丝难以彻底熔断,电熔丝熔断良率低,以及电熔丝上的导电插塞易出现损伤的问题。
为解决上述问题,所述的半导体器件,包括:
位于半导体衬底表面的电熔丝,所述电熔丝包括分别位于两端的阳极和阴极,以及位于阳极和阴极间的中间段;
分别位于所述阳极和阴极上的第一导电插塞和第二导电插塞;
所述第一导电插塞和第二导电插塞均包括端部和颈部,所述端部靠近所述电熔丝中间段,颈部远离所述电熔丝中间段;
其中第一导电插塞的端部在与所述电熔丝中间段垂直的方向上的宽度大于第一导电插塞的颈部,或第二导电插塞的端部在与所述电熔丝中间段垂直的方向上的宽度大于第二导电插塞的颈部。
可选地,所述第一导电插塞的端部在与所述电熔丝中间段垂直的方向上的宽度大于所述阳极宽度;
或所述第二导电插塞的端部在与所述电熔丝中间段垂直的方向上的宽度大于所述阴极的宽度。
可选地,所述第一导电插塞的端部在与所述电熔丝中间段垂直的方向的两侧延伸至所述阳极的两侧外;
所述第二导电插塞的端部在与所述电熔丝中间段垂直的方向的两侧延伸至所述阴极的两侧外。
可选地,所述第一导电插塞的颈部在与所述电熔丝中间段垂直的方向上的宽度小于等于所述阳极的宽度;
所述第二导电插塞的颈部在与所述电熔丝中间段垂直的方向上的宽度小于等于所述阴极的宽度。
可选地,所述第一导电插塞的端部在沿所述电熔丝中间段延伸方向的长度和颈部的长度的比值为0.3至0.6;
所述第二导电插塞的端部在沿所述电熔丝中间段延伸方向的长度和颈部的长度比为0.3至0.6。
可选地,所述阳极在与所述中间段的垂直方向上的宽度与第一导电插塞的端部的宽度的比为1:2至1:5;
所述阴极在与所述中间段的垂直方向上的宽度与第二导电插塞的端部的宽度的比为1:2至1:5。
可选地,所述导电插塞形状为“T”形。
可选地,所述阳极上仅设有一个所述第一导电插塞;在所述阴极上仅设有一个所述第二导电插塞。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310398727.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:浅沟槽隔离结构边沟问题的测试结构和方法
- 下一篇:三维芯片堆叠件及其形成方法