[发明专利]Crossbar总线与AHB总线的数据转换桥设备有效
申请号: | 201310465421.7 | 申请日: | 2013-10-08 |
公开(公告)号: | CN103744818A | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 吴迪;陈鑫;张珂 | 申请(专利权)人: | 苏州爱思索电子科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 南京苏科专利代理有限责任公司 32102 | 代理人: | 陈忠辉 |
地址: | 215021 江苏省苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | crossbar 总线 ahb 数据 转换 设备 | ||
1.Crossbar总线与AHB总线的数据转换桥设备,包括有设备本体,其特征在于:所述的设备本体内设置有Crossbar总线,在Crossbar总线上连接有相互数据通讯的功能控制装置、读数据FIFO装置、写数据FIFO装置、地址FIFO装置、控制FIFO装置、地址产生装置,至少3个N位的数据选择器MUX101、数据选择器MUX102和数据选择器MUX103,二输入或门;设AHB总线数据位宽为L,Crossbar的位宽为M,L小于等于M,并定义P= M / L。
2.根据权利要求1所述的Crossbar总线与AHB总线的数据转换桥设备,其特征在于:所述的地址产生装置的地址输入端口为din101、输出端口为dout101~dout10P,由Crossbar总线的地址线Caddr输入到地址产生装置的din101端口;由地址产生装置产生地址信号daddr101~daddr10P输入到地址FIFO装置的写数据端口daddr_in101~daddr_in10P;其中地址信号daddr101~daddr10P之间的关系为,daddr101=Cdaddr、daddr102=Caddr+1、daddr103=Caddr+2,直至daddr10P=Caddr+P。
3.根据权利要求1所述的Crossbar总线与AHB总线的数据转换桥设备,其特征在于:所述的控制FIFO装置,包括有写时钟输入端口wclk101,读时钟输入端口rclk101,控制输入端口writen_in101和readen_in101,控制信息输入端口为write_in10,控制信息输出端口write_out101~write_out10P,空满状态输出端口read_out101,write_out101,由Crossbar总线时钟TCLK输入给控制FIFO装置的写时钟端口wclk101,由AHB的总线时钟HCLK输入给控制FIFO装置读时钟端口rclk101;由功能控制装置cout101a和cout101b端口产生的read_en101和write_en101信号输入到控制输入端口writen_in101和readen_in101;由Crossbar总线中的Cwrite信号输入到信息输入端write_in10端口,同时还要输入到或门Or10的输入1端口;由read_out101端口和write_out101端口产生Read_full101、Write_full101输入给功能控制装置的控制coin101a和coin101b端口 ;由write_out101~write_out10P端口产生P个控制信号write101~write10P输入到P位的数据选择器MUX101的数据端口。
4.根据权利要求1所述的Crossbar总线与AHB总线的数据转换桥设备,其特征在于:所述的地址FIFO装置,包括有:写时钟输入端口wclk102,读时钟输入端口rclk102,控制输入端口writen_in102和readen_in102,地址信息输入端口为addr_in10,控制信息输出a端口ddr_out101~addr_out10P,空满状态输出端口read_out102、空满状态输出端口write_out102;由Crossbar总线时钟TCLK输入给控制FIFO装置的写时钟端口wclk102,由AHB的总线时钟HCLK输入给控制FIFO装置读时钟端口rclk102;由功能控制装置cout102a和cout102b端口产生的read_en102和write_en102信号输入到控制输入端口writen_in102和readen_in102;由Crossbar总线中的Caddr信号输入到信息输入端addr_in10端口;由read_out102端口和write_out102端口产生Read_full102、Write_full102输入给功能控制装置的控制coin102a和coin102b端口;由addr_out101 ~ addr_out10P端口产生P个地址信号addr101~addr10P,输入到P位的数据选择器MUX102的数据端口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州爱思索电子科技有限公司,未经苏州爱思索电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310465421.7/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置