[发明专利]高速串并转换方法及转换器有效
申请号: | 201310481370.7 | 申请日: | 2013-10-15 |
公开(公告)号: | CN103490785A | 公开(公告)日: | 2014-01-01 |
发明(设计)人: | 李婕;肖潇;杨奇;李维忠 | 申请(专利权)人: | 武汉邮电科学研究院 |
主分类号: | H03M9/00 | 分类号: | H03M9/00 |
代理公司: | 北京捷诚信通专利事务所(普通合伙) 11221 | 代理人: | 魏殿绅;庞炳良 |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 转换 方法 转换器 | ||
技术领域
本发明涉及相干光通信领域,具体涉及高速串并转换方法及转换器。
背景技术
在相干光通信及光数字信号处理技术已经广泛应用到光通信领域的今天,其核心部件ADC芯片,对于下一代高速光传输系统的重要作用已经慢慢体现出来。通过高速ADC芯片可实现高速率、更灵活、更低功耗的相干光接收系统。但目前,国内高速率ADC芯片技术的落后和器件的缺失极大地限制了100G光传输商用设备的开发以及后100G光传输关键技术的研究。因此研究超高速ADC核心技术,推动高速率ADC芯片的开发成功,对于推动下一代光传输系统的发展具有重大意义。
对于速率达到32GS/s6bit的ADC芯片,其数据吞吐量达到192Gb/s,传统的芯片封装技术已很难满足高密度高速的需求的情况。而利用串并变换及多路同步技术,将ADC输出的高速数据转换为多路相对低速的数据输出,然后同后端的DSP芯片互联,可以突破大于100Gb/s速率多芯片间互联难题。
传统的串并转换器主要有以下两种方案:
(1)如图1所示,直接用N选1的MUX电路实现,其输出的并行数据在不同的时钟周期依次输出,不利于后续电路的数据采样。
(2)使用计数器和寄存器实现,但是,由于计数器中包含的组合逻辑部分,其运行速率受限,无法实现超高速的串并转换。
由于可见,传统的串并转换器无法实现超高速的串并转换。
发明内容
本发明所要解决的技术问题是串并转换器无法实现超高速的串并转换的问题。
为了解决上述技术问题,本发明所采用的技术方案是提供一种1路至N路的高速串并转换器,包括:
N个输入寄存器A1~AN,依次串行级联,一路输入串行数据从第1个所述输入寄存器A1的输入端口输入;
N个2选1选择器C1~CN,每个所述2选1选择器Ci的第一输入端口连接对应的输入寄存器Ai的输出端口;
N个输出寄存器B1~BN,每个所述输出寄存器Bi的输入端口连接到对应的2选1选择器Ci的输出端口,每个所述输出寄存器Bi的输出端口作为第i路并行数据的输出端口,并且每个所述输出寄存器Bi的输出端口环回连接相应2选1选择器Ai的第二输入端口;
循环序列发生器,循环产生一组N位的循环序列,作为所述N个2选1选择器的输出选择信号;
1≤i≤N。
本发明还提供了一种利用上述的高速串并转换器实现1路至N路高速串并转换的方法,包括以下步骤:
利用循环序列发生器循环产生一组N位的序列,作为N个2选1选择器的输出选择信号;
根据所述循环序列产生器的输出值为“1”或“0”,所述2选1选择器选择相应的输入寄存器或输出寄存器的输出端口输出数据。
在上述方法中,在一个串行转化周期内,循环序列产生器在第1拍时钟输出信号“1”,N个2选1选择器分别选择上一个串行转化周期已经保存在相应输入寄存器Ai中的数据,并通过相应的输出寄存器Ci的输出端口输出,使得N路数据同时并行输出;同时,输入的串行数据流向级联的N个输入寄存器Ai移入1拍数据;
接下来的N-1拍时钟,循环序列产生器输出信号“0”,N个2选1选择器Ci重复选择在第1拍时钟保存在相应输出寄存器Bi中的数据,同时,输入的串行数据流依次向级联的N个输入寄存器移入N-1拍数据;
经过N拍移位后,N路数据分别保存在N个输入寄存器的输出端口,并对应于N个2选1选择器的第一输入端口,等待下一个串行转化周期的第一拍时钟,循环序列产生器输出信号“1”时,将N路数据并行输出。
本发明,利用N路2选1选择器及寄存器级联,并使用循环序列产生器产生一组N位的循环序列对所有N级2选1选择器同时进行控制,实现将1路高速串行的数据序列转化为N路同步并行数据序列,并行数据的速率为串行数据的1/N。
附图说明
图1是为传统串并转换器的波形效果图;
图2是本发明提供的高速串并转换器的波形效果图;
图3是本发明的提供的高速串并转换器结构图。
具体实施方式
本发明提供了一种1路至N路高速串并转换器及方法,实现1到N路的高速串并转换。下面结合附图对本发明做出详细的说明。
如图3所示,本发明提供的高速串并转换器包括循环序列发生器、N个输入寄存器A1~AN、N个2选1选择器C1~CN和N个输出寄存器B1~BN。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉邮电科学研究院,未经武汉邮电科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310481370.7/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种锥形双螺杆挤出机齿轮箱
- 下一篇:钢管复合材料组合型输电塔节点