[发明专利]应用于TDI-CIS的时域累加方法及累加器有效
申请号: | 201310492807.7 | 申请日: | 2013-10-18 |
公开(公告)号: | CN103546695A | 公开(公告)日: | 2014-01-29 |
发明(设计)人: | 徐江涛;朱昆昆;姚素英;高静;史再峰 | 申请(专利权)人: | 天津大学 |
主分类号: | H04N5/235 | 分类号: | H04N5/235;H04N5/353;H04N5/378 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 tdi cis 时域 累加 方法 累加器 | ||
1.一种应用于TDI-CIS的时域累加器,包括:像素阵列,其特征是,还包括:采样保持开关S/H,采样开关Sn、VCDL压控延时线、PD相位检测电路、TDC电路、两个D触发器、三个反相器、计数器和寄存器;
像素阵列曝光信号和复位信号分别与各自的采样保持开关S/H一端相连,采样保持开关S/H的另一端均和VCDL的控制端相连,模拟信号的大小决定VCDL的延迟时间;VCDL的输出端和下一级VCDL的输入端相连,两个VCDL完成一次时间量的累加,完成N级累加需级联N个VCDL;最后一级的VCDL的输出端均和采样开关Sn的一端相连,采样开关Sn为累加完成开关;Sn的另一端和PD相位检测器的一端相连;PD相位检测器完成累加时间量的输出;
所述PD相位检测电路的输出端和所述TDC电路的输入端相连,输出低位有效位;所述PD相位检测电路的输出端和第一个D触发器的输入端相连,第一个D触发器的输出端和第二个D触发器的输入端相连,输出控制信号;第二个D触发器的输出端分别与TDC的输入端和寄存器的输入端相连,寄存器输出低位有效位;时钟信号分别和第一个D触发器的输入端相连,与计数器的输入端相连,与一个反相器的输入端相连,反相器的输出端和第二个D触发器的输入端相连;计数器的输出端和寄存器的输入端相连。
2.如权利要求1所述的应用于TDI-CIS的时域累加器,其特征是,TDC电路由若干Q触发器、放大器、译码器构成,若干放大器依次串接,每个放大器的输出端对应连接一个Q触发器D端,第一个Q触发器的Q端接译码器,第二个Q触发器的端接译码器,其余Q触发器依次类推,且所有Q触发器的时钟端连接在一起。
3.一种应用于TDI-CIS的时域累加方法,其特征是,借助于前述累加器实现,并包括如下步骤:在应用于TDI-CIS的时域累加器工作时,采用电路采样模拟电压信号和参考电压信号进行转换累加,转换累加的过程在时间域内完成,在完成预期累加级数之后由相位检测器完成累加时间的输出;随后计数器和TDC电路对此时间信号进行量化,从而完成时间到数字的转换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310492807.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种自由打印的方法和移动终端
- 下一篇:一种代替角木用的合成树脂组合物