[发明专利]通用成帧规程中的64位并行自同步加扰码器和解扰码器无效

专利信息
申请号: 201310511366.0 申请日: 2013-10-28
公开(公告)号: CN103532676A 公开(公告)日: 2014-01-22
发明(设计)人: 曹鹏飞;陈伟峰;韩英娜;张睿;封晨 申请(专利权)人: 天津光电通信技术有限公司
主分类号: H04L1/00 分类号: H04L1/00
代理公司: 天津中环专利商标代理有限公司 12105 代理人: 莫琪
地址: 300211*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 通用 规程 中的 64 并行 同步 加扰码器 和解 扰码器
【权利要求书】:

1.一种通用成帧规程中的64位并行自同步加扰码器和解扰码器,其特征在于,加扰码器电路包括64个D触发器D0…D63和85个异或门按序间插串联,64个D触发器的输出信号构成了64位并行的扰码序列:

1)第i位输入信号和第i-21位输出信号异或后的值作为D触发器D(i)的输入信号,i=21,22, …,63;

2)第i+43位输入信号,第i位输入信号和第i+22位输出信号异或后的值作为D触发器D(i)的输入信号,i=0,1, …,20;

64位D触发器的输出信号Q0…Q63在一个时钟节拍内输出64位的加扰码信号,同时输出信号到相应的异或门输入端;

解扰码器电路包括43个D触发器D0…D42和64个异或门按序间插串联,64个异或门的输出信号构成了64位并行的扰码序列:

1)第i-21位输入信号经过D触发器的输出信号和第i位输入信号异或后的值作为第i位输出信号,i=21,22, …,63;

2)第i+43位输入信号和第i位输入信号异或后的值作为第i位输出信号,i=0,1, …,20;

43位D触发器的输出信号Q0…Q42在一个时钟节拍内输出43位的输出信号Q0…Q42到相应的异或门输入端,和输入信号异或后得到64位的解扰码信号。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电通信技术有限公司,未经天津光电通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310511366.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top