[发明专利]用于高速数模转换的方法和装置有效
申请号: | 201310561309.3 | 申请日: | 2013-09-27 |
公开(公告)号: | CN103716126B | 公开(公告)日: | 2017-03-01 |
发明(设计)人: | N·P·考利;I·阿利 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H03M1/66 |
代理公司: | 中国专利代理(香港)有限公司72001 | 代理人: | 柯广华,汤春龙 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高速 数模 转换 方法 装置 | ||
1.一种用于信号的高速数模转换的方法,该方法包括:
将位集合的序列分配给多个数模转换器的输入端;
将所述位集合中的每个位集合从信号段的数字表示转换,以输出模拟信号段;以及
按序列交织来自每个数模转换器的模拟信号段以生成模拟信号。
2.如权利要求1所述的方法,进一步包括接收数据流,其中该数据流包括所述位集合的所述序列,其中接收所述数据流包括:接收所述模拟信号的幅度的数字表示,其中分配位集合的序列包括:多路分配该数据流。
3.如权利要求1所述的方法,其中分配位集合的序列包括:将8个位集合分配给8个数模转换器的输入端。
4.如权利要求1所述的方法,其中转换所述集合中的每个集合包括:将位集合转换成具有由所述位集合表示的幅度的模拟信号段。
5.如权利要求1所述的方法,其中交织模拟信号段包括:按序列将所述模拟信号段中每个模拟信号段的幅度应用到经交织输出。
6.如权利要求1-5中的任一个或多个或全部所述的方法,其中,交织模拟信号段包括:接近时钟周期的末端,将所述模拟信号段中每个模拟信号段的幅度锁定到经交织输出,以在输出所述模拟信号段中每个模拟信号段的幅度时,衰减所述幅度中的非线性。
7.一种用于信号的高速数模转换的装置,该装置包括:
用于将位集合的序列分配给多个数模转换器的输入端的多路分配器;
数模转换器,所述数模转换器用于并发操作以将所述位集合从信号段的数字表示转换,从而输出模拟信号段;以及
交织器,所述交织器用于按序列将来自每个数模转换器的模拟信号段交织以生成模拟信号。
8.如权利要求7所述的装置,进一步包括与所述交织器耦合的采样时钟,以用于在所述交织器的输入端对数模转换器的输出进行时钟锁定。
9.如权利要求7所述的装置,其中该多路分配器包括用于接收数据流的输入端,其中该数据流包括位集合的序列,其中所述数据流包括所述模拟信号的幅度的数字表示。
10.如权利要求9所述的装置,其中所述数模转换器包括输入端,所述输入端用于接收8个位集合到8个数模转换器的输入端。
11.如权利要求7所述的装置,其中所述数模转换器适用于并行操作以将所述位集合从信号段的数字表示转换,从而输出模拟信号段。
12.如权利要求7所述的装置,其中所述交织器适用于通过如下方式来交织所述模拟信号段:以采样时钟的频率按序列将所述模拟信号段中每个模拟信号端的幅度应用到经交织输出。
13.如权利要求7所述的装置,其中所述交织器适用于通过如下方式来交织所述模拟信号段:接近时钟周期末端,将所述模拟信号段中每个模拟信号段的幅度锁定至经交织输出,以在输出所述模拟信号段中每个模拟信号段的幅度时,衰减所述幅度中的非线性。
14.至少一个系统,所述至少一个系统包括包括与物理层逻辑耦合以用于传送帧的天线,所述系统包括与所述天线耦合的传送器,包括如权利要求7-13中的任一项或全部所述的装置。
15.如权利要求20所述的至少一个系统,进一步包括存储器,所述存储器用于存储该帧的至少一部分。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310561309.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种药用凹凸棒土散制剂的制备方法
- 下一篇:一种蚕丝加工用的并丝机