[发明专利]一种高分辨率视频播放系统在审
申请号: | 201310574967.6 | 申请日: | 2013-11-15 |
公开(公告)号: | CN103561227A | 公开(公告)日: | 2014-02-05 |
发明(设计)人: | 张丽杰;张晓;马希通;于淑环 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方视讯科技有限公司 |
主分类号: | H04N7/015 | 分类号: | H04N7/015;H04N5/262;H04N5/04 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高分辨率 视频 播放 系统 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种高分辨率视频播放系统。
背景技术
目前,随着显示技术的发展,人们对视频质量的要求越来越高,近年来,已经出现超高清分辨率(4K×2K)的视频。市场上一般将720P作为高清标准,目前技术上的高清电视分辨率是1280×720,而4K×2K超高清分辨率则达到了3840×2160的物理分辨率,是普通高清(FullHD,1920×1080)宽高的各两倍,面积的四倍,显示设备的总像素数量达到了800万以上。
而高分辨率视频信号(超过1080P)的制作、传输与播放已成为当今世界视频发展的必然趋势。但因高分辨率视频信号数据量大、传输速率高等特点,目前市场上所用的接口远远达不到传输速率的要求,又由于传统视频播放系统多通过转换器转接信号会出现衰减影响图像质量,因此,目前市面上所观看到的4K×2K视频片源多为经有损压缩后形成的avi/mov/mp4等视频格式,压缩后的视频会损失一定的数据信息,未能完全恢复原始数据,使得视频图像的画质以及观看感受下降。
发明内容
本发明实施例提供了一种高分辨率视频播放系统,用以实现高画质的高分辨率视频播放。
本发明实施例提供的一种高分辨率视频播放系统,包括:视频处理设备和具有显示屏的显示设备;其中,
所述视频处理设备包括:用于接收高分辨率视频信号的接收单元,用于将接收到的所述高分辨率视频信号分割为多路视频数据信号的第一可编程逻辑单元,以及用于将所述多路视频数据信号并行输出的第一数据传输接口;
所述显示设备包括:用于分别接收所述多路视频数据信号的第二数据传输接口,所述第二数据传输接口与所述第一数据传输接口数量相同且对应连接;用于将所述多路视频数据信号合并为一路视频数据信号的解码芯片;用于将一路视频数据信号转换为与显示屏的各显示驱动芯片匹配的显示数据信号的第二可编程逻辑单元;用于接收所述显示数据信号并驱动显示屏对应部分进行显示的显示驱动芯片。
本发明实施例提供的上述高分辨率视频播放系统,将数据量较大的高分辨率视频信号分割成多路视频数据信号进行并行同步传输,并在显示设备中将并行同步传输的视频数据信号合并为一路视频数据信号后,转换为与显示屏的各显示驱动芯片匹配的显示数据信号,在显示屏对应部分进行显示。由于在上述过程中,对高分辨率视频信号进行数据分割后采用同步无损传输,信号损失小,因此,能保证在显示屏中播放的视频图像画质,获得良好的视频观看效果。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述第一可编程逻辑单元具体用于,根据所述第一数据传输接口的数量以及所述第一数据传输接口的传输速率,将所述高分辨率视频信号分割为与所述传输速率相匹配的视频数据信号,并在各路视频数据信号内添加与该路视频数据信号匹配的时钟信号。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述解码芯片具体用于,根据各路视频数据信号所携带的时钟信号,将多路视频数据信号合并为一路视频数据信号,并在所述一路视频数据信号中只保留首个时钟信号。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述第二可编程逻辑单元具体用于,根据所述显示驱动芯片的数量以及驱动频率,将所述一路视频数据信号转换为与所述显示驱动芯片匹配的显示数据信号,并在各显示数据信号中添加相同的时钟信号。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述视频处理设备还包括:用于将所述第一可编程逻辑单元处理后的多路视频数据信号分区储存的数据缓存器。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述显示设备还包括:分别连接所述第二数据传输接口与所述解码芯片的延时电路,用于根据所述各路视频数据信号所携带的时钟信号,对所述多路视频数据信号进行排序。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述第一数据传输接口和第二数据传输接口为高清数字显示DP接口。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述第二数据传输接口、解码芯片、第二可编程逻辑单元以及延时电路集成在一个可编程控制器内。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述可编程控制器与各显示驱动芯片分别通过数字视频接口DVI相连。
具体地,在本发明实施例提供的上述高分辨率视频播放系统中,所述第一可编程逻辑单元和第二可编程逻辑单元为锁相环路。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方视讯科技有限公司,未经京东方科技集团股份有限公司;北京京东方视讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310574967.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种运输海绵钛颗粒所使用的降噪下料溜管
- 下一篇:折叠箱平衡装置及其折叠箱