[发明专利]一种通过边沿检测电路实现睡眠模式唤醒的芯片及方法有效

专利信息
申请号: 201310576543.3 申请日: 2013-11-15
公开(公告)号: CN103645794A 公开(公告)日: 2014-03-19
发明(设计)人: 李宝魁 申请(专利权)人: 北京兆易创新科技股份有限公司
主分类号: G06F1/32 分类号: G06F1/32;G06F1/14;G06F13/38
代理公司: 北京润泽恒知识产权代理有限公司 11319 代理人: 赵娟
地址: 100083 北京市海淀*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 通过 边沿 检测 电路 实现 睡眠 模式 唤醒 芯片 方法
【说明书】:

技术领域

发明涉及电子电路技术领域,具体涉及一种通过边沿检测电路实现睡眠模式唤醒的芯片及方法。

背景技术

随着便携设备应用的日益广泛,芯片的低功耗设计越来越受关注。低功耗技术分两种方法,一种是在不影响功能使用的前提下降低功耗,一种是在影响功能使用的前提下降低功耗。前者降低功耗的幅度较小;后者降低功耗的幅度较大。这两种低功耗技术实际上是功能使用与功耗之间的权衡取舍。对于芯片而言,低功耗的一种技术就是关闭芯片所有功能,芯片进入睡眠模式。睡眠模式的进入通常是由中央处理器控制,睡眠模式的唤醒通常是由特定信号的跳变沿触发。这样可以通过软件控制芯片在不需要工作的时候进入睡眠模式,当软件检测到特定信号的跳变沿发生时,再唤醒芯片进入普通工作模式。睡眠模式又分为两种工作方式:第一种是关闭所有能关闭的时钟,第二种是关闭所有能关闭的电源。第一种工作方式的功耗不如第二种工作方式低,但第一种工作方式唤醒所需的时间比第二种工作方式短很多。

目前,现有技术中用于睡眠模式唤醒的边沿检测电路都是需要有时钟才能工作的。因此,芯片进入睡眠模式时,为了给唤醒睡眠模式的边沿检测提供时钟,必须开启电路芯片上的部分时钟生成电路和时钟网络,因而需要消耗部分功耗,对于睡眠模式而言,这部分功耗是需要避免的。

因此,目前需要本领域技术人员迫切解决的一个技术问题就是:提供一种在没有时钟的情况下,仍可以实现睡眠模式唤醒的边沿检测电路。在不影响功能的前提下,关闭所有时钟网络以及所有时钟产生电路,唤醒睡眠模式,从而降低芯片功耗,使芯片功耗达到最低。

发明内容

本发明所要解决的技术问题是提供一种通过边沿检测电路实现睡眠模式唤醒的芯片及方法,用以在不影响功能的前提下,关闭所有时钟网络以及所有时钟产生电路,唤醒睡眠模式,从而降低芯片功耗,使芯片功耗达到最低。

为了解决上述问题,本发明公开了一种通过边沿检测电路实现睡眠模式唤醒的芯片,包括中央处理器,时钟控制器和边沿检测电路,

其中,所述中央处理器用于发送低功耗申请至时钟控制器;

所述时钟控制器用于依据所述低功耗申请关闭时钟电路,暂停为所述边沿检测电路和中央处理器提供系统时钟,触发进入睡眠模式;

在所述睡眠模式下,

所述边沿检测电路,用于检测待检信号,并依据所述待检信号生成唤醒信号;

所述时钟控制器,用于依据所述唤醒信号开启时钟电路,重新为所述边沿检测电路和中央处理器提供系统时钟,并发送睡眠模式信号至所述边沿检测电路,触发进入普通模式;

在所述普通模式下,

所述边沿检测电路,用于检测待检信号,并依据所述待检信号生成唤醒信号;

所述中央处理器,用于依据所述唤醒信号进行中断处理。

优选地,所述边沿检测电路包括边沿检测器、恢复时间处理器、同步器、脉冲生成电路、组合逻辑单元、中断寄存器、总线接口,配置寄存器,第一非门,第一或门;

其中,所述第一或门的输入端分别连接所述第一非门的输出端及所述恢复时间处理器,所述第一或门的输出端连接所述中断寄存器,所述第一非门的输入端接收睡眠模式信号;所述总线接口与所述组合逻辑单元以及配置寄存器相连。

优选地,

在所述睡眠模式下,

所述边沿检测器,用于检测待检信号,并在所述待检信号的跳变沿发生变化时,发送为低电平的边沿检测信号至所述恢复时间处理器;

所述恢复时间处理器,用于依据所述低电平的边沿检测信号生成低电平的置1信号,发送至所述第一或门;

所述第一或门,用于依据所述低电平的置1信号生成低电平的异步置1信号,发送至所述中断寄存器;

所述中断寄存器,用于依据所述低电平的异步置1信号生成高电平的唤醒信号,发送至所述时钟控制器和所述中央处理器;所述时钟控制器用于依据所述为高电平的唤醒信号开启时钟电路,重新开始为所述边沿检测电路提供系统时钟;

优选地,

在所述普通模式下,

所述边沿检测器,用于接收待检信号,并在所述待检信号的跳变沿发生变化时,发送低电平的边沿检测信号至所述恢复时间处理器;

所述恢复时间处理器,用于依据所述低电平的边沿检测信号生成低电平的置1信号,发送至所述同步器;

所述同步器及所述脉冲生成电路,用于依据所述低电平的置1信号生成同步置1信号,发送至所述组合逻辑单元;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京兆易创新科技股份有限公司,未经北京兆易创新科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310576543.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top