[发明专利]制作FinFET的方法在审
申请号: | 201310578588.4 | 申请日: | 2013-11-18 |
公开(公告)号: | CN104658908A | 公开(公告)日: | 2015-05-27 |
发明(设计)人: | 韩秋华;隋运奇 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/336 | 分类号: | H01L21/336 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 高伟;付伟佳 |
地址: | 201203 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 制作 finfet 方法 | ||
技术领域
本发明涉及半导体制造工艺,尤其涉及一种制作Finfet的方法。
背景技术
半导体器件尺寸的不断缩小是推动集成电路制造技术改进的主要因素。由于调整栅氧化物层的厚度和源/漏极的结深度的限制,很难将常规的平面MOSFET器件缩小至32nm以下的工艺,因此,已经开发出多栅极场效应晶体管(Multi-Gate MOSFET)。
典型的多栅极场效应晶体管为FinFET(鳍形场效应晶体管),它使得器件的尺寸更小,性能更高。FinFET包括狭窄而独立的鳍片,鳍片在半导体衬底的表面延伸,例如,刻蚀到半导体衬底的硅层中。FinFET的沟道形成在该鳍片中,且鳍片之上及两侧带有栅极。
FinFET上可能会同时设置有用于PMOS晶体管和用于NMOS晶体管的鳍片。然而,PMOS晶体管是空穴迁移型晶体管,而NMOS晶体管是电子迁移型晶体管,PMOS晶体管的迁移率较低。因此,为了电流匹配,需要提高PMOS晶体管的迁移率。
现有技术中提高PMOS晶体管的迁移率主要通过将用于NMOS晶体管的鳍片和用于PMOS晶体管的鳍片的高度或数量设置为不同,例如将用于PMOS晶体管的鳍片的高度设置为高于用于NMOS晶体管的鳍片的高度,或者将用于PMOS晶体管的鳍片的数量设置为多于用于NMOS晶体管的鳍片的数量。然而,这样会使PMOS晶体管面积增大。
因此,有必要提出一种制作Finfet的方法,以解决现有技术中存在的问题。
发明内容
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
为了解决现有技术中存在的问题,本发明提出了一种制作FinFET的方法,包括:a)提供SOI衬底,所述SOI衬底包括半导体衬底、位于所述半导体衬底上的掩埋绝缘层以及位于所述掩埋绝缘层上的Si层;b)对所述Si层进行刻蚀至露出所述掩埋绝缘层,以形成用于NMOS晶体管的第一鳍片和用于PMOS晶体管的第二鳍片;c)形成仅覆盖所述第二鳍片的反应层,所述反应层中包括Ge;以及d)执行Ge凝结工艺,以使Ge从所述反应层中扩散到所述第二鳍片中。
优选地,所述Ge凝结工艺包括在氧气的气氛中使所述c)步骤获得的器件保持在凝结温度。
优选地,所述凝结温度大于或等于1000℃。
优选地,所述反应层为SiGe材料层。
优选地,所述反应层中Ge的含量为20-80%。
优选地,所述反应层的厚度为2nm-50nm。
优选地,所述c)步骤包括:在所述掩埋绝缘层上以及所述第一鳍片和所述第二鳍片上形成掩膜层;采用刻蚀工艺去除所述掩膜层的覆盖所述第二鳍片的部分;采用外延法在所述第二鳍片上形成所述反应层。
优选地,所述方法在所述d)步骤之后还包括:去除所述掩膜层和执行所述Ge凝结工艺之后的反应层。
优选地,采用SiCoNi预清工艺去除所述掩膜层和所述执行所述Ge凝结工艺之后的反应层。
优选地,所述掩膜层包括氮化物和/或氧化物。
根据本发明的制作FinFET的方法,通过Ge凝结工艺可以在用于PMOS晶体管的第二鳍片中加入Ge,而不会对用于NMOS晶体管的第一鳍片产生任何影响,提高了PMOS晶体管的迁移率。
附图说明
本发明的下列附图在此作为本发明的一部分用于理解本发明。附图中示出了本发明的实施例及其描述,用来解释本发明的原理。在附图中,
图1为根据本发明的一个实施例的一种制作FinFET的方法的流程图;以及
图2A-2G为根据图1所示的流程图所形成的半导体器件的结构示意图。
具体实施方式
接下来,将结合附图更加完整地描述本发明,附图中示出了本发明的实施例。但是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大。自始至终相同附图标记表示相同的元件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;,未经中芯国际集成电路制造(上海)有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310578588.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:NLDMOS的制造方法
- 下一篇:一种a面蓝宝石的刻蚀方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造