[发明专利]用于高速串化解串器的预减重电路有效
申请号: | 201310597942.8 | 申请日: | 2013-11-22 |
公开(公告)号: | CN103647542B | 公开(公告)日: | 2017-05-03 |
发明(设计)人: | 彭谊;邱赐云 | 申请(专利权)人: | 中国电子科技集团公司第三十二研究所 |
主分类号: | H03K19/00 | 分类号: | H03K19/00;H03M9/00;H04L25/03 |
代理公司: | 上海汉声知识产权代理有限公司31236 | 代理人: | 郭国中 |
地址: | 200233 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 高速 化解 预减重 电路 | ||
技术领域
本发明涉及一种预减重电路,特别是涉及一种用于高速串化解串器的预减重电路,属于模拟通信技术领域。
背景技术
现代通信系统中,串行数据通信能节约连线资源,对信号幅度的要求小,且信号之间的串扰小,传输速率高,广泛应用于各种高速通信标准,如以太网、光纤通信、背板总线等。
在损耗较大的链路上传输高速串行数据时,信道可被抽象成一个低通滤波器。这会使传输的数据发生失真,增加数据在接收端的误码率。此外,高速串化解串器设计中最大的问题是数据处理时间的控制,这也是制约驱动器带宽的关键因素。随着驱动器带宽的提高,当每一位数据的位宽小于驱动器的位处理时间时,前面发送信号的值就会影响当前位的波形,即存在码间干扰。码间干扰易出现当一组串行数据流包含多个比特的相同数值数据,而其后跟着短比特位的相反数值数据时。长时间的恒定值对信道电容完全充电,在紧接着的相反数据位内无法反相补偿,使相反数据的电压值有可能不会被检测到,从而发生码间干扰。码间干扰降低了系统所能运行的最大频率。
发明内容
本发明所要解决的技术问题是提供一种用于高速串化解串器的预减重电路,其对相同极性位串中第一位之后的每一位实施减重,相同极性位串中的第一位不减重,可应用于高速串化解串器的发送端,可达到预先减小低频数据幅度的效果,补偿信道的高频衰减,在保证误码率的前提下提高传输带宽。
本发明是通过下述技术方案来解决上述技术问题的:一种用于高速串化解串器的预减重电路,其特征在于,其包括电阻分压器、减重幅度控制器、输出级,电阻分压器、输出级都与减重幅度控制器连接。
优选地,所述电阻分压器包括依次串联的三十一个等值电阻和一个电阻值大于等值电阻的第一电阻。
优选地,所述第一电阻的阻值为等值电阻的四十八倍。
优选地,所述减重幅度控制器还与一个反相器、一个外部输入信号端连接。
优选地,所述外部输入信号端输入五位外部输入信号,五位外部输入信号用于控制减重幅度;五位外部输入信号分别经反相器生成五位反相信号。
优选地,所述减重幅度控制器为树形结构,共有五列,每列各由三十个传输门、十六个传输门、八个传输门、四个传输门、两个传输门控制。
优选地,所述输出级由依次连接的多路复用器、电压缓冲器、运算放大器组成。
优选地,所述电阻分压器输出三十二个参考电压作为减重幅度控制器的输入。
本发明的积极进步效果在于:本发明可有效简化预减重电路结构,从而减少实现预减重功能所需的晶体管数量,可减小芯片的面积和成本,并降低使用时的功耗。本发明可通过五位外部输入信号灵活控制减重幅度,实现从0~-4.3dB不等的32种减重幅度。
附图说明
图1为本发明用于高速串化解串器的预减重电路的结构示意图。
图2为本发明中电阻分压器的结构示意图。
图3为本发明中减重幅度控制器的结构示意图。
图4为本发明中输出级的结构示意图。
具体实施方式
下面结合附图给出本发明较佳实施例,以详细说明本发明的技术方案。
如图1至图4所示,本发明用于高速串化解串器的预减重电路包括电阻分压器、减重幅度控制器、输出级,电阻分压器、输出级都与减重幅度控制器连接。电阻分压器包括依次串联的三十一个等值电阻和一个电阻值大于等值电阻的第一电阻。减重幅度控制器还与一个反相器、一个外部输入信号端连接。减重幅度控制器为树形结构,共有五列,每列各由三十个传输门、十六个传输门、八个传输门、四个传输门、两个传输门控制。输出级由依次连接的多路复用器、电压缓冲器、运算放大器组成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十二研究所,未经中国电子科技集团公司第三十二研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310597942.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:防止误触摸的方法及其移动终端
- 下一篇:触控面板与触控显示面板