[发明专利]一种两通道并行信号处理模块无效

专利信息
申请号: 201310619595.4 申请日: 2013-11-29
公开(公告)号: CN103678231A 公开(公告)日: 2014-03-26
发明(设计)人: 万传彬;陆建国;王林;陈刚;李华;王云;樊宏坤 申请(专利权)人: 成都国蓉科技有限公司
主分类号: G06F13/40 分类号: G06F13/40
代理公司: 暂无信息 代理人: 暂无信息
地址: 610000 *** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 通道 并行 信号 处理 模块
【说明书】:

技术领域

发明涉及一种信号处理模块,更具体的说是涉及一种两通道并行信号处理模块。

背景技术

VPX是一种新的总线技术,VPX总线是VITA(VME International Trade Association, VME国际贸易协会)组织于2007年在其VME总线基础上提出的新一代高速串行总线标准。VPX总线技术现在也逐渐用于信号处理领域。 

发明内容

本发明提供了一种两通道并行信号处理模块,采用VPX总线连接各种电器件,解决了以往信号处理模块处理速度慢的问题。

为解决上述的技术问题,本发明采用以下技术方案:一种两通道并行信号处理模块,包括VPX背板连接器以及与VPX背板连接器连接的第一FPGA和两个DSP,所述第一FPGA连接有第二FPGA和第三FPGA,所述两个DSP均分别连接有DDR2 SDRAM和NOR FLASH存储器。

所述两个DSP均通过以太网PHY芯片与VPX背板连接器连接。

所述第一FPGA分别通过串行解串器和RS644接口与VPX背板连接器连接。

所述第一FPGA型号为Spartan-6 XC6SLX100,所述第二FPGA和第三FPGA型号均为XC5VLX50T。

所述两个DSP型号为TMS320C6455,所述两个DSP均通过EMIF与第一FPGA连接。

所述第二FPGA和第三FPGA均通过GPIO与第一FPGA连接。

与现有技术相比,本发明的有益效果是:本发明设计的这种两通道并行信号处理模块,结构简单,信号处理速度快。

附图说明

下面结合附图和具体实施方式对本发明作进一步详细说明。

图1为本发明的结构示意图。

具体实施方式

下面结合附图对本发明作进一步的说明。

实施例1

如图1所示的一种两通道并行信号处理模块,包括VPX背板连接器以及与VPX背板连接器连接的第一FPGA和两个DSP,所述第一FPGA连接有第二FPGA和第三FPGA,所述两个DSP均分别连接有DDR2 SDRAM和NOR FLASH存储器。

本实施例中外部并行模拟信号通过VPX背板连接器分别通过两个DSP转换成数字信号,并进行修改和强化,再通过DSP处理输入到第一FPGA,第一FPGA将两个并行信号分别输送到第二FPGA和第三FPGA分开处理,保证处理量的同时也可避免数据出错,再将处理后的信号返回相应的DSP内,并通过DDR2 SDRAM和NOR FLASH存储器进行数据存储和冗余备份,存储后处理信号再通过VPX背板连接器输出实现信号处理。DDR2 SDRAM和NOR FLASH存储器均可设置多用于增加存储量。

本实施例通过采用VPX总线方式,通过VPX背板连接器实现了各个FPGA和DSP以及DDR2 SDRAM和NOR FLASH存储器的连接,采用VPX总线的通信方式不仅充分利用了FPGA和DSP的性能,而且通信传输稳定,数据处理能力和运行速度均有所提高,提高了信号处理的可靠性和稳定性。

FPGA即现场可编程门阵列;DSP即微处理器;DDR2 SDRAM即随机存取存储器。

实施例2

本实施例在实施例1的基础上增加了以下结构:所述两个DSP均通过以太网PHY芯片与VPX背板连接器连接。

本实施例中为实现多种通信方式,在DSP和VPX背板连接器之间连接以太网PHY芯片用于实现网口通信。

实施例3

本实施例在实施例1或实施例2的基础上加设了串行解串器,其具体结构为:所述第一FPGA分别通过串行解串器和RS644接口与VPX背板连接器连接。

本实施例中的串行解串器(即SERDES,串行器/解串器)主要用于支持长距离的数据信号传输,提高信号传输稳定性。

实施例4

本实施例在实施例3的基础上做了进一步优化,具体为:所述第一FPGA型号为Spartan-6 XC6SLX100,所述第二FPGA和第三FPGA型号均为XC5VLX50T。

本实施例中Spartan-6 XC6SLX100和XC5VLX50T性能优越,成本和功耗低,处理速度快,能很好的实现信号处理,同时降低能耗。

实施例5

本实施例在上述任一实施例的基础上做了如下优化:所述两个DSP型号为TMS320C6455,所述两个DSP均通过EMIF与第一FPGA连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都国蓉科技有限公司,未经成都国蓉科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310619595.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code