[发明专利]一种能消除可移动云纹的液晶显示器有效

专利信息
申请号: 201310627486.7 申请日: 2013-11-29
公开(公告)号: CN103728800A 公开(公告)日: 2014-04-16
发明(设计)人: 郑华 申请(专利权)人: 深圳市华星光电技术有限公司
主分类号: G02F1/1362 分类号: G02F1/1362;G02F1/1368
代理公司: 深圳翼盛智成知识产权事务所(普通合伙) 44300 代理人: 刁文魁;唐秀萍
地址: 518132 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 消除 移动 液晶显示器
【说明书】:

技术领域

发明涉及像素阵列基板以及相应的液晶显示器,特别是涉及一种在垂直配向技术中可消除移动云纹的像素结构。

背景技术

为了改善垂直配向(VA)液晶显示器的移动云纹(Movable Mura)现象,现有的液晶像素结构采用电荷分担(Charge-Sharing)的方式来改善大视角色偏。如图1所示,位于第一金属层的充电门线(Charging-Gate)101、分担门线(Sharing-Gate)102、共用电极线103和104以及位于第二金属层的数据线105、有源组件106以及分担电容(Sharing-Capacitor)107,通过接触孔(Hole)108和109,使第一金属层与第二金属层的组件导通。对应阵列基板上方的像素电极层形成光线可通过的开口区,并且区分为主要开口区110与次要开口区111。然而,不论充电门线101与分担门线102是否被驱动,充电门线101与分担门线102上下两侧的区域都会因为彩色滤光片基板上的共用电极而造成正偏压或负偏压,引起液晶偏转,从而形成漏光区112、113、114。

如图2所示,在理想状态下,充电门线101和分担门线102及其上下两侧的漏光区112、113、114会由彩色滤光片基板上的黑矩阵(Black Matrix)201遮覆,因此不会对黑画面的显示造成影响。但实际上,由于垂直配向的液晶面板的阵列基板与彩色滤光片基板是靠着四边框胶固定在一起,因此很容易会发生两基板的相对位移(Shift)。如图1中的配置方式,由于分担电容107的存在,分担门线102下方的漏光区114因金属层的遮光作用而远离次要开口区111,而充电门线101上方的漏光区112则直接紧邻于主要开口区110。

然而,当彩色滤光片基板相对于阵列基板向上位移时,只要位移长度不超过分担电容107的宽度就不会产生漏光;但是,当彩色滤光片基板相对于阵列基板向下位移时,即使一个很小的位移都会导致漏光,如图3所示,向下位移造成漏光区112的漏光会导致黑画面时出现亮团301,由于该亮团301在拍击面板时会发生移动,因此称之为移动云纹。现有技术的解决方法是在彩色滤光片基板上的黑矩阵201增加宽度,使黑矩阵201向主要开口区110内延伸一段大于向下位移长度的遮光距离,避免漏光区露出,从而消除移动云纹。

上述的缺陷在于,黑矩阵201宽度的增加会导致像素开口率下降,从而降低面板的穿透率。故,有必要提供一种像素结构,以解决现有技术所存在的问题。

发明内容

本发明的目的在于提供一种阵列基板以及相应的液晶显示器,以解决垂直配向液晶显示器的移动云纹现象以及避免像素开口率下降的技术问题。

本发明的另一目的在于提供一种阵列基板以及相应的液晶显示器,可降低数据线的电阻电容延迟(RC Delay),增加像素的供电率。

本发明涉及一种液晶显示器的阵列基板,包括:基板;多条数据线,配置于所述基板上;多个门线组,相交于所述数据线;多条共用电极线,相交于所述数据线,各条共用电极线与所述门线组以及相邻两条数据线定义出一像素结构,所述像素结构包括:薄膜晶体管组件,电连接于所述数据线以及所述门电组;第一与第二像素电极,电连接于所述薄膜晶体管组件,配置于所述门线组以及所述共用电级线之间;以及分担电容,电连接于所述门线组,配置于所述门线组与所述像素电极之间。

为达成本发明的前述目的,本发明提供一种有别于现有技术重复排列像素布局的阵列基板,利用将所述像素结构沿所述数据线延伸的方向成多列排列,相邻两列的所述像素结构以相反的方向依序排列。因此,其中会有门线组相互靠近的相邻两列像素结构的充电门线并列在一起,集中于像素交界处,并且利用两个像素结构中各自对应的分担电容使门线组与像素开口区之间的漏光区自然地远离像素开口区。即使彩色滤光片基板与阵列基板发生上下相对位移,像素开口区也会因为分担电容的位置配置而远离漏光区,因此不需要增加黑矩阵的宽度来覆盖漏光。通过本发明,黑矩阵的开口区可与像素开口区完全重合,像素结构的开口率不会因为增加黑矩阵的宽度而减小,进而使像素结构的开口率达到最大化。因此,本发明可在不损失开口率的情况消除移动云纹。

在此种排列下,其中还会有门线组相互远离的相邻两列像素结构共用所述的共用电极线。整个阵列基板上的数据线相交共用电极线的次数可因此减半,意即数据线与共用电极线所形成的寄生电容大小减半。因此,不但可以有效的降低数据线的电阻电容延迟,提高像素的充电率,也可减少额外拉线的成本。

为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图示,做详细说明如下:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310627486.7/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top