[发明专利]电子束检测晶圆缺陷的方法有效
申请号: | 201310631509.1 | 申请日: | 2013-11-29 |
公开(公告)号: | CN103646898A | 公开(公告)日: | 2014-03-19 |
发明(设计)人: | 倪棋梁;陈宏璘;龙吟 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L21/66 | 分类号: | H01L21/66 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙) 31275 | 代理人: | 吴世华;陶金龙 |
地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电子束 检测 缺陷 方法 | ||
技术领域
本发明涉及半导体加工制造领域,更具体地说,涉及一种电子束检测晶圆缺陷的方法。
背景技术
先进的集成电路制造工艺一般都包含几百步的工序,任何环节的微小错误都将导致整个芯片的失效,特别是随着电路关键尺寸的不断缩小,其对工艺控制的要求就越严格,所以在生产过程中为能及时地发现和解决问题都配置有光学和电子的缺陷检测设备对产品进行在线的检测。
光学及电子的缺陷检测,其工作的基本原理都是通过设备采集到几个芯片的信号,将芯片上的物理图像转换成为可由不同亮暗灰阶表示的数据图像。现有技术中一种检测晶圆上缺陷的方法为,通过对3个芯片(芯片A、B和C)的图像数据进行同时采集,假定芯片B上有一缺陷,所得图像如图1A所示,然后通过B芯片和A芯片的比较得出有信号差异的位置,如图1B所示,再通过B芯片和C芯片的比较得出有信号差异的位置,如图1C所示,那么这两个对比结果中相对应的、差异互补的位置就是在B芯片上检测到的缺陷位置。
由于集成电路是由很多层电路叠合而成,因此必须保证每一层电路与其前一层或后一层的对准精度,如果对准精度超出设定范围,整个电路会产生缺陷,而不能实现其设计功能。先进的集成电路制造工艺中不同层次电路图形的对准度是影响一个芯片整体电学性能非常重要的关键参数,在每一层电路的制作过程中,都要与前层电路进行对准精度的测量,即Over lay值量测。
前段制造工艺的主要结构叠堆是栅极和接触孔,后段制造工艺的叠堆主要是通孔和金属线,图2示出接触孔和多晶硅的栅极没有对准时由电子束缺陷扫描仪得到的图像。
一方面,若前段工艺中某一芯片区发生层间电路未对准的情况,更易在后段工艺中在对同一芯片区检测时发现晶圆缺陷,反之,则发现缺陷几率相对降低。因此,对于芯片区而言,其层间电路的对准精度与缺陷的出现几率直接相关。若对晶圆上各芯片区域进行同一尺度的电子束检测,实为检测工艺的浪费。
另一方面,电子束缺陷扫描仪的检测速率非常慢,一般需要花费100个小时才能完成一片晶圆的扫描,若仅凭电子束缺陷扫描仪对晶圆缺陷进行监控,会使得工艺效率很低。
因此,业内需要一种精度更高、效率也更高的电子束检测晶圆缺陷的方法。
发明内容
本发明的目的在于提供一种精度高、效率高的电子束检测晶圆缺陷的方法。
为实现上述目的,本发明一技术方案如下:
一种电子束检测晶圆缺陷的方法,包括如下步骤:a)、检测晶圆各芯片区表层电路与前层电路的over lay值;b)、根据各芯片区对应的over lay值是否大于检测阈值,将晶圆表面划分为检测区与非检测区;其中,检测阈值位于各芯片区对应的over lay值中最大值与最小值之间,检测区至少包括一芯片区;c)、移动晶圆,对检测区中的每一芯片区以电子束扫描仪进行缺陷检测。
优选地,检测阈值根据检测区中的芯片区数目占晶圆全部芯片区数目的20-30%来确定。
优选地,晶圆置于一载物台上,载物台包括一水平轨道和一垂直轨道,步骤c)中,载物台沿水平轨道或垂直轨道运动以移动晶圆。
本发明提供的电子束检测晶圆缺陷的方法,根据各芯片区的over lay值是否大于检测阈值,将晶圆表面划分为检测区与非检测区,仅针对检测区进行电子束扫描检测,显著提升了晶圆缺陷检测的精度与效率。该方法所需的over lay数据可从前步工艺中直接获得,因而该方法简单易行,便于在行业内推广应用。
附图说明
图1A-1C示出现有技术中一晶圆缺陷检测方法示意图;
图2示出接触孔和多晶硅的栅极没有对准时由电子束缺陷扫描仪得到的图像;
图3示出本发明一实施例提供的电子束检测晶圆缺陷的方法的流程示意图;
图4A-4B示出本发明一实施例中晶圆各芯片区对应的over lay值分布及检测区划分示意图。
具体实施方式
下面结合附图,对本发明的具体实施方式作进一步的详细说明。
需要说明的是,晶圆上包括多个芯片区,芯片之间以切割道隔开,检测晶圆缺陷实质上为分别检测每枚芯片上的缺陷。晶圆置于一载物台上,载物台包括一水平轨道和一垂直轨道,载物台可沿水平轨道或垂直轨道运动,从而移动晶圆。
如图3所示,本发明第一实施例提供的电子束检测晶圆缺陷的方法,包括如下步骤:
步骤S10、检测晶圆各芯片区表层电路与前层电路的over lay值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310631509.1/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造